EEPW首頁(yè) >>
主題列表 >>
dsp+fpga
dsp+fpga 文章 最新資訊
基于FPGA的數(shù)字秒表的設(shè)計(jì)

- 應(yīng)用VHDL語(yǔ)言設(shè)計(jì)數(shù)字系統(tǒng),很多設(shè)計(jì)工作可以在計(jì)算機(jī)上完成,從而縮短了系統(tǒng)的開(kāi)發(fā)時(shí)間,提高了工作效率。本文介紹一種以FPGA為核心,以VHDL為開(kāi)發(fā)工具的數(shù)字秒表,并給出源程序和仿真結(jié)果。 1 系統(tǒng)設(shè)計(jì)方案 1.1 系統(tǒng)總體框圖 數(shù)字秒表主要有分頻器、計(jì)數(shù)模塊、功能控制模塊、勢(shì)能控制模塊和顯示輸出模塊組成。系統(tǒng)框圖如圖1所示。 ? 本次的設(shè)計(jì)仿真選用以EP1C6Q240芯片為核心的FPGA開(kāi)發(fā)板,該開(kāi)發(fā)板提供了較完善的外圍周邊電路和信號(hào)接口,并提供了一塊4位7段數(shù)碼管的擴(kuò)
- 關(guān)鍵字: FPGA
Tensilica 授權(quán)富士通進(jìn)行新一代移動(dòng)電話基帶設(shè)計(jì)
- 美國(guó)加州SANTA CLARA和日本東京 2008年10月14日訊 –Tensilica日前宣布,授權(quán)日本東京富士通公司Xtensa可配置處理器,用于新一代移動(dòng)電話基帶設(shè)計(jì)。 Tensilica公司CEO Jack Guedj表示:“身為日本領(lǐng)先手機(jī)廠商的富士通選擇了Tensilica,我們深感榮幸。Xtensa處理器將幫助富士通設(shè)計(jì)團(tuán)隊(duì)更快完成創(chuàng)新研發(fā)、減少設(shè)計(jì)風(fēng)險(xiǎn)。Tensilica公司Xtensa處理器是新一代復(fù)雜基帶應(yīng)用中最好的DSP選擇,因其通過(guò)針對(duì)應(yīng)用的優(yōu)
- 關(guān)鍵字: Tensilica 處理器 DSP
基于FPGA的超高速雷達(dá)實(shí)時(shí)采集存儲(chǔ)系統(tǒng)
- 摘要:采用服務(wù)器作為采集主控設(shè)備,利用多個(gè)硬盤(pán)組成磁盤(pán)陣列作為存儲(chǔ)設(shè)備,并制作了一塊基于FPGA的超高速雷達(dá)...
- 關(guān)鍵字: FPGA 超高速 實(shí)時(shí) 數(shù)據(jù)采集 數(shù)據(jù)存儲(chǔ)
基于FPGA的多路模擬數(shù)字采集與處理系統(tǒng)
- 摘要:提出一種基于FPGA技術(shù)的多路模擬量、數(shù)字量采集與處理系統(tǒng)的設(shè)計(jì)方案,分析整個(gè)系統(tǒng)的結(jié)構(gòu),并討論FPGA內(nèi)部...
- 關(guān)鍵字: FPGA A/D采集 數(shù)字量采集 VHDL語(yǔ)言設(shè)計(jì)
基于 TPS54310的雷達(dá)視頻信號(hào)模擬器的電源設(shè)計(jì)
- 基于 TPS54310的雷達(dá)視頻信號(hào)模擬器的電源設(shè)計(jì),
- 關(guān)鍵字: TPS54310 DSP 設(shè)計(jì) FPGA 電源管理
測(cè)試檢驗(yàn)電路時(shí)序的FPGA邏輯驗(yàn)證分析儀

- 隨著FPGA技術(shù)的廣泛使用,越來(lái)越需要一臺(tái)能夠測(cè)試驗(yàn)證FPGA芯片中所下載電路邏輯時(shí)序是否正確的儀器。目前,雖然Agilent、Tektronix 等大公司生產(chǎn)的高端邏輯分析儀能夠?qū)崿F(xiàn)FPGA電路的測(cè)試驗(yàn)證功能,但此類(lèi)儀器價(jià)格高昂,一般要十萬(wàn)、數(shù)十萬(wàn)人民幣。所以,研究開(kāi)發(fā)價(jià)格適中且具有邏輯分析儀和FPGA電路的測(cè)試驗(yàn)證功能的儀器是非常有價(jià)值的。 本文所介紹的基于虛擬儀器技術(shù)的邏輯驗(yàn)證分析儀,采用FPGA技術(shù)來(lái)實(shí)現(xiàn)儀器硬件部分的主要設(shè)計(jì),應(yīng)用圖形化編程語(yǔ)言LabVIEW來(lái)實(shí)現(xiàn)儀器的測(cè)試軟件設(shè)計(jì)。文
- 關(guān)鍵字: FPGA 邏輯驗(yàn)證分析儀
聞亭數(shù)字DSP與DLP應(yīng)用新技術(shù)研討會(huì)
- 10月24日 北京??? 10月27日西安??? 10月29日 成都???? 10月31日武漢??? 11月3日南京?? 11月5日上海???? 11月7日長(zhǎng)沙 數(shù)字信號(hào)處理(DSP)技術(shù)已經(jīng)在我們的生活中變得非常普及。今天,DSP使我們能夠在互 聯(lián)網(wǎng)上自由沖浪,并已成為消費(fèi)類(lèi)電子產(chǎn)品的心
- 關(guān)鍵字: 聞亭 數(shù)字信號(hào)處理 DSP TI
Altera和SLS為Nios II嵌入式處理器提供商用支持的預(yù)封裝uCLinux
- 2008年10月8號(hào),北京——Altera公司(NASDAQ: ALTR)今天宣布,與SLS公司合作,針對(duì)流行的Nios II嵌入式評(píng)估套件(NEEK),為Nios® II用戶(hù)提供商用支持、經(jīng)過(guò)預(yù)封裝的uCLinux產(chǎn)品選擇。借助SLS提供的商用支持,并結(jié)合靈活易用的NEEK,嵌入式設(shè)計(jì)人員能夠迅速達(dá)到其項(xiàng)目發(fā)展要求。這一新產(chǎn)品完善了Altera現(xiàn)有的開(kāi)放源代碼、由社區(qū)組織支持的發(fā)行版uCLinux(可以從Nios論壇免費(fèi)獲得)。 Altera的NEEK系統(tǒng)基
- 關(guān)鍵字: Altera 嵌入式處理器 DSP uCLinux
dsp+fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
