dsp+fpga 文章 最新資訊
新日本無線推出用于音質(zhì)調(diào)節(jié)的DSP NJU26123
- 新日本無線已開發(fā)完成數(shù)字處理器DSP(Digital Signal Processor)NJU26123,并開始樣品供貨。該產(chǎn)品可分別對TV、迷你音響、收錄機(jī)、揚(yáng)聲系統(tǒng)等各種音響的音質(zhì)進(jìn)行細(xì)微調(diào)整。 近年來,越來越多富有臨場感音樂播放功能的TV及音響不斷地普及,然而,在音樂變得更加悅耳的同時(shí),BGM(背景音樂)以及容易被周圍環(huán)境掩蓋的對話、臺詞等聲音變得模糊難辨,因此提高聲音的清晰度就成為重要的市場需要。NJU26123就是能滿足這種需求而開發(fā)地TV、音響設(shè)備用DSP. NJU26123通
- 關(guān)鍵字: DSP 數(shù)字處理器 日本無線 音響
并行頻域OCT圖像預(yù)處理系統(tǒng)的DSP硬件平臺設(shè)計(jì)與實(shí)現(xiàn)

- 摘要:鑒于目前常用的基于計(jì)算機(jī)的并行頻域OCT圖像預(yù)處理系統(tǒng)速度慢、體積龐大等缺陷,設(shè)計(jì)了基于ADSP-BF561的圖像處理硬件平臺。該平臺包括了ADSP-BF561最小系統(tǒng)、視頻采集解碼電路、視頻編碼顯示電路等部分。實(shí)驗(yàn)表明:該平臺提高了圖像處理速度,并且實(shí)現(xiàn)了系統(tǒng)的小型化。 關(guān)鍵詞:并行頻域OCT;ADSP-BF561;硬件平臺 *國家自然科學(xué)基金項(xiàng)目(項(xiàng)目編號60674111) 2008年7月3日收到本文修改稿。李剛:教授,從事信號檢測與處理、智能儀器儀表的研究。 引言 光
- 關(guān)鍵字: DSP 并行頻域 OCT 硬件平臺 200809
IP資產(chǎn)
- 摘要: 本文介紹了IP廠商的發(fā)展策略。 關(guān)鍵詞: IP;ARM;SoC;FPGA 如果讀一讀當(dāng)前的報(bào)紙,你就會(huì)發(fā)現(xiàn),房地產(chǎn)的價(jià)格并不總是在上揚(yáng),這與有些人告訴你的正好相反。它們是波動(dòng)的。它們也有可能下跌。影響它的參數(shù)實(shí)在太多,無法一一列舉,其中就包括了面積方面的考慮。 芯片上的“房地產(chǎn)”基本上都在貶值。設(shè)想一下,計(jì)算機(jī)建筑師們和芯片廠商們試圖按照其腦力勞動(dòng)的成果所占據(jù)的芯片面積來計(jì)算其價(jià)值。不妨考慮先進(jìn)的半導(dǎo)體工藝和高效率的制造技術(shù)的另一個(gè)不那么美
- 關(guān)鍵字: IP ARM SoC FPGA 200809
汽車電子組件:一個(gè)正在發(fā)展的市場(上)

- 汽車中出現(xiàn)的電子設(shè)備和系統(tǒng)越來越多,而它們也是汽車功能創(chuàng)新的驅(qū)動(dòng)力。 汽車廠商正在越來越多地使用電子系統(tǒng)和半導(dǎo)體集成電路用于汽車的各種應(yīng)用,包括駕駛員信息和通信、車內(nèi)娛樂電子設(shè)備、傳動(dòng)系和身體控制電子設(shè)備以及汽車安全和舒適設(shè)備。 全球每年7億輛汽車的銷售量為汽車電子產(chǎn)品提供了巨大的市場機(jī)會(huì)。僅在西歐的汽車銷售量就達(dá)到了大約2.50億輛。據(jù)市場研究公司Research & Markets(研究與市場)預(yù)測,到2010年,汽車中使用的電氣和電子產(chǎn)品元件占汽車總成本的比例將從目前的25%
- 關(guān)鍵字: 汽車電子 導(dǎo)航 通信系統(tǒng) 處理器 微控制器 DSP 200809
NS推出全新視頻系統(tǒng)時(shí)鐘電路模塊參考設(shè)計(jì)
- 美國國家半導(dǎo)體公司 (National Semiconductor Corporation)宣布推出一款可支持Xilinx ML571 串行數(shù)字視頻系統(tǒng)開發(fā)電路板的全新視頻系統(tǒng)時(shí)鐘電路模塊參考設(shè)計(jì)。Xilinx 公司的ML571電路板只要加裝美國國家半導(dǎo)體該款時(shí)鐘電路模塊,便可確保內(nèi)置串行/解串器的Virtex -5 LXT FPGA芯片在時(shí)鐘抖動(dòng)方面有更卓越的表現(xiàn),從而使許多采用FPGA 的視頻系統(tǒng)解決方案易符合電影與電視工程師協(xié)會(huì)(SMPTE)的SMPTE 424M的抖動(dòng)標(biāo)準(zhǔn)。該參考設(shè)計(jì)模塊可以簡
- 關(guān)鍵字: NS 視頻 時(shí)鐘電路 FPGA
同步數(shù)字復(fù)接的設(shè)計(jì)及其FPGA實(shí)現(xiàn)

- 摘要: 在簡要介紹同步數(shù)字復(fù)接基本原理的基礎(chǔ)上,采用VHDL語言對同步數(shù)字復(fù)接各組成模塊進(jìn)行了設(shè)計(jì),并在ISE集成環(huán)境下進(jìn)行了設(shè)計(jì)描述、綜合、布局布線及時(shí)序仿真,取得了正確的設(shè)計(jì)結(jié)果,同時(shí)利用中小容量的FPGA實(shí)現(xiàn)了同步數(shù)字復(fù)接功能。 關(guān)鍵詞: 同步數(shù)字復(fù)接/分接 FPGA 位同步 幀同步檢測 基群速率數(shù)字信號的合成設(shè)備和分接設(shè)備是電信網(wǎng)絡(luò)中使用較多的關(guān)鍵設(shè)備,在數(shù)字程控交換機(jī)的用戶模塊、小靈通基站控制器和集團(tuán)電話中都需要使用這種同步數(shù)字復(fù)接設(shè)備。近年來,隨著需要自建內(nèi)部通信系統(tǒng)的公司和企
- 關(guān)鍵字: FPGA 同步數(shù)字復(fù)接/分接 位同步 幀同步 檢測
FPGA的多路可控脈沖延遲系統(tǒng)

- 摘要 采用數(shù)字方法和模擬方法設(shè)計(jì)了一種最大分辨率為0.15 ns級的多路脈沖延遲系統(tǒng),可以實(shí)現(xiàn)對連續(xù)脈沖信號的高分辨率可控延遲;采用Flash FPGA克服了現(xiàn)有SRAM FPGA系統(tǒng)掉電后程序丟失的缺點(diǎn),提高了系統(tǒng)反應(yīng)速度。本系統(tǒng)適用于需要將輸入脈沖信號進(jìn)行精確延遲來產(chǎn)生測試或控制用的連續(xù)脈沖信號場合,具有很強(qiáng)的適用性。 關(guān)鍵詞 數(shù)字方法 模擬方法 分辨率 脈沖延遲 ProASIC3 在科學(xué)研究、通信和一些自動(dòng)控制中,經(jīng)常需要精確定時(shí)的
- 關(guān)鍵字: FPGA 數(shù)字方法 模擬方法 分辨率 脈沖延遲 ProASIC3
FPGA系統(tǒng)內(nèi)部邏輯在線測試技術(shù)研究

- 1 引言 隨著FPGA向低成本、低功耗、高性能方向發(fā)展,其I/O引腳大多采用微間距TOFP或BGA封裝工藝,因而使引出多種內(nèi)部信號的I/O引腳以及FPGA的驗(yàn)證工作變得非常困難,同時(shí)FPGA的驗(yàn)證和調(diào)試耗時(shí)占總開發(fā)時(shí)間的50%以上。 在驗(yàn)證和調(diào)試系統(tǒng)時(shí),傳統(tǒng)上是把信號線引到I/O引腳,然后采用示波器、邏輯分析儀或總線分析儀進(jìn)行測量和分析。由于這些設(shè)備相當(dāng)昂貴,而且調(diào)試時(shí)又需要許多連線夾,因此一不小心就會(huì)燒壞器件或電路板。 伴隨著EDA 工具的快速發(fā)展,Altera公司在Quartus
- 關(guān)鍵字: FPGA I/O EDA QuartusⅡ 存儲(chǔ)
FFT實(shí)時(shí)譜分析系統(tǒng)的FPGA設(shè)計(jì)和實(shí)現(xiàn)

- 摘要: 采用按時(shí)間抽選的基4原位算法和坐標(biāo)旋轉(zhuǎn)數(shù)字式計(jì)算機(jī)(CORDIC)算法實(shí)現(xiàn)了一個(gè)FFT實(shí)時(shí)譜分析系統(tǒng)。整個(gè)設(shè)計(jì)采用流水線工作方式,保證了系統(tǒng)的速度,避免了瓶頸的出現(xiàn);整個(gè)系統(tǒng)采用FPGA實(shí)現(xiàn),實(shí)驗(yàn)表明,該系統(tǒng)既有DSP器件實(shí)現(xiàn)的靈活性又有專用 FFT芯片實(shí)現(xiàn)的高速數(shù)據(jù)吞吐能力,可以廣泛地應(yīng)用于數(shù)字信號處理的各個(gè)領(lǐng)域。 關(guān)鍵詞: 快速傅里葉變換 CORDIC算法 現(xiàn)場可編程門陣列(FPGA) 快速傅里葉變換(Fast Fourier Transformation, FFT) 實(shí)時(shí)譜分析是
- 關(guān)鍵字: FPGA 快速傅里葉變換 CORDIC算法 FFT
RS編譯碼的一種硬件解決方案

- 摘 要: 提出了基于歐氏算法和頻譜分析相結(jié)合的RS碼硬件編譯碼方法;利用FPGA芯片實(shí)現(xiàn)了GF(28)上最高速率為50Mbps、最大延時(shí)為640ns的流式譯碼方案,滿足了高速率的RS編譯碼需求。 關(guān)鍵詞: RS碼 FPGA 伴隨式 關(guān)鍵方程 IDFT 差錯(cuò)控制編碼技術(shù)對改善誤碼率、提高通信的可靠性具有重要作用。RS碼既可以糾正隨機(jī)錯(cuò)誤,又可以糾正突發(fā)錯(cuò)誤,具有很強(qiáng)的糾錯(cuò)能力,在通信系統(tǒng)中應(yīng)用廣泛。由于RS碼的譯碼復(fù)雜度高,數(shù)學(xué)運(yùn)算量大,常
- 關(guān)鍵字: FPGA RS碼 伴隨式 關(guān)鍵方程 IDFT
虛擬FPGA邏輯驗(yàn)證分析儀的設(shè)計(jì)

- 隨著FPGA技術(shù)的廣泛使用,越來越需要一臺能夠測試驗(yàn)證FPGA芯片中所下載電路邏輯時(shí)序是否正確的儀器。目前,雖然Agilent、Tektronix 等大公司生產(chǎn)的高端邏輯分析儀能夠?qū)崿F(xiàn)FPGA電路的測試驗(yàn)證功能,但此類儀器價(jià)格高昂,一般要十萬、數(shù)十萬人民幣。所以,研究開發(fā)價(jià)格適中且具有邏輯分析儀和FPGA電路的測試驗(yàn)證功能的儀器是非常有價(jià)值的。 本文所介紹的基于虛擬儀器技術(shù)的邏輯驗(yàn)證分析儀,采用FPGA技術(shù)來實(shí)現(xiàn)儀器硬件部分的主要設(shè)計(jì),應(yīng)用圖形化編程語言LabVIEW來實(shí)現(xiàn)儀器的測試軟件設(shè)計(jì)。文
- 關(guān)鍵字: FPGA 邏輯分析儀 測試 虛擬儀器 LabVIEW
Newtec在衛(wèi)星寬帶終端中選用Altera FPGA
- 在當(dāng)今高速視頻下載和數(shù)據(jù)傳輸環(huán)境中,互聯(lián)網(wǎng)已經(jīng)成為世界上很多家庭的日常工具。該技術(shù)雖然發(fā)展很快,但是歐洲仍有很多農(nóng)村地區(qū)還沒有寬帶接入——直到現(xiàn)在。Altera公司宣布,Newtec獲得大獎(jiǎng)的Sat3Play寬帶終端采用了Cyclone II FPGA來提供寬帶服務(wù)。 Sat3Play寬帶終端是雙向衛(wèi)星系統(tǒng)的組成部分,支持ISP和電信公司在還沒有實(shí)現(xiàn)低成本寬帶鏈接的地區(qū)提供語音、數(shù)據(jù)和電視服務(wù)。Newtec是衛(wèi)星通信產(chǎn)品和解決方案的世界級供應(yīng)商,產(chǎn)品包括DVB調(diào)制器、數(shù)字
- 關(guān)鍵字: FPGA Altera Newtec 寬帶接入
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
