- 摘要:多通道頻率檢測是當(dāng)前數(shù)字接收機(jī)的一種常用的頻率測量方案,該方法可以較好地解決頻率截獲概率與頻率分辨力的矛盾,并在復(fù)雜的電磁環(huán)境中具有處理多個同時到達(dá)信號的能力。文中給出了基于FPGA來實(shí)現(xiàn)多信道頻率
- 關(guān)鍵字:
FPGA 多通道 頻率 檢測技術(shù)
- 摘要:為了實(shí)現(xiàn)煙支剔除的自動化程度,減少人為干預(yù)量和提高剔除精度,文中給出了采用FPGA硬件編程方法將數(shù)據(jù)采集部件采集到的煙支數(shù)據(jù)經(jīng)A/D轉(zhuǎn)換后送入FPGA,然后根據(jù)一定的判決算法輸出控制信號,以用于控制剔除閥
- 關(guān)鍵字:
FPGA 檢測系統(tǒng)
- 震動信號分析作為戰(zhàn)場傳感偵察系統(tǒng)的一個重要組成部分,主要探測地面運(yùn)動目標(biāo)的震動信號,對其信號實(shí)時分析和處理,并給出相應(yīng)的識別信號,以判別震動目標(biāo)類型、數(shù)量等信息。為了得到良好的震動信號,并能初步分析處
- 關(guān)鍵字:
處理 理系 設(shè)計(jì) 原理 分析 信號 DSP 實(shí)時 震動 采用
- 摘要:給出了一種在Xinlinx的Spartan-3E評估板上實(shí)現(xiàn)Modbus通信協(xié)議的方法。該方法以PC為上位機(jī),并在評估板上嵌入Picoblaze軟核作為下位機(jī)來實(shí)現(xiàn)Modbus通信協(xié)議的功能。文中同時介紹了使用Xilinx ISE和Picoblaze軟核
- 關(guān)鍵字:
通信 協(xié)議 Modbus 實(shí)現(xiàn) FPGA Picoblaze 基于
- TMS320C54X DSP實(shí)現(xiàn)UART的技術(shù),TMS320C54x DSP的外設(shè)沒有集成UJART串口,可以通過兩種途徑來實(shí)現(xiàn)TMS320C54X的LJART串口通信功能。一是通過軟件的方法。二是采用外部接口芯片組,完成RS232信號的接收和發(fā)送,并以DSP容易快速訪問的方式與DSP接口。1
- 關(guān)鍵字:
技術(shù) UART 實(shí)現(xiàn) DSP TMS320C54X
- 基于DSP數(shù)字信號處理器的墻體裂縫測圖像的處理,摘要:為了對建筑物中的墻體裂縫進(jìn)行高精度和高清晰度地測量、計(jì)算和處理。文中給出了使用DSP數(shù)字信號處理器來對墻體裂縫圖像進(jìn)行預(yù)處理的具體方法及相關(guān)算法,同時給出了相應(yīng)的仿真結(jié)果。
關(guān)鍵字:墻體裂縫監(jiān)測;圖
- 關(guān)鍵字:
裂縫 圖像 處理 墻體 信號處理器 DSP 數(shù)字 基于
- 基于FPGA和LAN91C111的嵌入式以太網(wǎng)接口設(shè)計(jì),摘要:介紹了SMSC公司生產(chǎn)的嵌入式以太網(wǎng)控制器LAN91C111的主要特點(diǎn)及工作原理,并從系統(tǒng)方案、硬件設(shè)計(jì)、軟件設(shè)計(jì)等方面,詳細(xì)介紹了基于ALTERA公司的NIOS II軟核處理器芯片LAN91C111芯片來實(shí)現(xiàn)以太網(wǎng)互聯(lián)通信的原理
- 關(guān)鍵字:
接口 設(shè)計(jì) 以太網(wǎng) 嵌入式 FPGA LAN91C111 基于
- Altera公司今天宣布,開始提供業(yè)界第一款集成增強(qiáng)前向糾錯(EFEC)IP內(nèi)核,該內(nèi)核針對高性能StratixIV和Stratix...
- 關(guān)鍵字:
FPGA 100G EFEC
- 摘要:給出了采用FPGA設(shè)計(jì)芯片技術(shù)對QPSK解調(diào)器進(jìn)行設(shè)計(jì)的實(shí)現(xiàn)方法。該方法可將解調(diào)器中原有的多種專用芯片的功能集成在一片大規(guī)??删幊踢壿嬈骷﨔PGA上,從而實(shí)現(xiàn)了高度集成化和小型化。仿真結(jié)果表明,該方案具有突
- 關(guān)鍵字:
DQPSK FPGA 差分 解調(diào)器
- 摘要:介紹了NCO數(shù)字控制振蕩器的工作原理,詳細(xì)分析了數(shù)控振蕩器的性能指標(biāo)和其在FPGA中的實(shí)現(xiàn)方法,最后給出了新設(shè)計(jì)的數(shù)控振蕩器在QUARTUSII中的仿真結(jié)果。
關(guān)鍵詞:數(shù)控振蕩器(NCO);無雜散動態(tài)范圍(SFDR);FPG
- 關(guān)鍵字:
FPGA NCO 數(shù)字控制 振蕩器
- 摘要:依據(jù)標(biāo)準(zhǔn)的VGA顯示接口的顯示原理,介紹了一種利用可編程邏輯器件FPGA,并以VerilogHDL語言為邏輯描述工具來完成VGA接口的控制,從而實(shí)現(xiàn)簡單的彩色條紋顯示的具體方法。
關(guān)鍵宇:VGA;FPGA;VerilogHDL;彩色
- 關(guān)鍵字:
FPGA VGA 控制器
- 摘要:為提高整個系統(tǒng)時間的同步精度,以便為測量設(shè)備提供可靠的時間信息和標(biāo)準(zhǔn)頻率信號,給出了一種基于FPGA的IRIG-B編解碼器的設(shè)計(jì)與實(shí)現(xiàn)方法。新系統(tǒng)基于模塊化設(shè)計(jì),其中編碼部分完成標(biāo)準(zhǔn)時間信息及相應(yīng)的BCD碼的
- 關(guān)鍵字:
IRTG-B FPGA 編解碼器
- 可編程時鐘器件集成了主要的時序元件,如一個PLL、分頻器、扇出緩沖器、零延遲緩沖器,從而節(jié)省電路板面積、降低成本,并提高性能。使用諸如ispClock5400D系列器件,設(shè)計(jì)人員可以更好地規(guī)劃其特定系統(tǒng)的理想時鐘產(chǎn)生和分配電路,更好地利用其FPGA上的I/O。
- 關(guān)鍵字:
分配 控制 時鐘 FPGA I/O 改進(jìn) 免費(fèi)
- 基于DSP和增量式PI電壓環(huán)控制的逆變器研究,摘要:研究了一種基于數(shù)字控制的逆變器,該方案采用電壓瞬時值環(huán)控制,以提高輸出穩(wěn)定性,同時兼顧輸出動態(tài)性能。反饋電路中采用增量式PI法則,并對PI增量及PI輸出進(jìn)行限幅控制,避免因誤擾動造成輸出的不穩(wěn)定,進(jìn)一步
- 關(guān)鍵字:
控制 逆變器 研究 電壓 PI DSP 增量 基于
- 基于DSP控制的25Hz逆變電源抗負(fù)荷沖擊策略,摘要:提出了一種數(shù)字控制25Hz逆變器抗沖擊負(fù)荷的保護(hù)策略,通過計(jì)算等效輸出阻抗的方法,對逆變器起到了有效的保護(hù)作用。通過實(shí)驗(yàn)進(jìn)行了驗(yàn)證,并給出了實(shí)驗(yàn)波形。關(guān)鍵詞:逆變器;沖擊負(fù)荷;數(shù)字信號處理器0 引言
- 關(guān)鍵字:
負(fù)荷 沖擊 策略 逆變電源 25Hz DSP 控制 基于
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。
創(chuàng)建詞條