首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> asic-to-fpga

asic-to-fpga 文章 最新資訊

使用ISE設(shè)計工具優(yōu)化FPGA的功耗

  •   自從Xilinx公司推出FPGA二十多年來,研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實現(xiàn)數(shù)字電路的優(yōu)選平臺。今天,功耗日益成為FPGA供應(yīng)商及其客戶關(guān)注的問題。   降低FPGA功耗是降低封裝和散熱成本、提高器件可靠性以及打開移動電子設(shè)備等新興市場之門的關(guān)鍵。   Xilinx在提供低功耗FPGA解決方案方面較有經(jīng)驗。本文說明如何應(yīng)用計算機輔助設(shè)計(CAD)技術(shù),如Xilinx ISE(集成軟件環(huán)境)9.2i版本軟件使功能有效降低。   CM
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  0710_A  雜志_技術(shù)長廊  ISE  FPGA  MCU和嵌入式微處理器  

基于FPGA的數(shù)字視頻轉(zhuǎn)換接口的設(shè)計與實現(xiàn)

  •   引言   本文從實際應(yīng)用的角度出發(fā),采用FPGA作為主控芯片,設(shè)計了一款數(shù)字視頻接口轉(zhuǎn)換設(shè)備,該設(shè)備針對于MT9M111這款數(shù)字圖像傳感器產(chǎn)生的ITU-R BT.656格式數(shù)據(jù)進行采集、色彩空間變換、分辨率轉(zhuǎn)換等操作,完成了從ITU-R BT.656格式數(shù)據(jù)到DVI格式數(shù)據(jù)的轉(zhuǎn)換,使得MT9M111數(shù)字圖像傳感器的BT656數(shù)據(jù)格式圖像能夠以1280
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  0710_A  雜志_高校園地  FPGA  數(shù)字視頻  MCU和嵌入式微處理器  

處理器存儲器子系統(tǒng)中的SoC功耗優(yōu)化設(shè)計

  •   在新的系統(tǒng)級芯片(SoC)設(shè)計中,尤其是對便攜式設(shè)備而言,對整個系統(tǒng)功耗的優(yōu)化正變得與性能和面積優(yōu)化同樣重要。有些EDA工具具有門控時鐘、降壓、降頻和減少漏電電流等功能,有些芯片制造商能夠提供低功耗庫和工藝,所有這些工藝都非常費時;在最好情況下能夠提供兩倍的性能提升,因為這些提升是在設(shè)計周期的后端進行的。   功耗優(yōu)化的最佳時間是在設(shè)計周期的一開始進行,即在確定體系結(jié)構(gòu)的系統(tǒng)級進行優(yōu)化。確定系統(tǒng)級體系結(jié)構(gòu)對功耗影響非常大,如局部存儲器和高速緩存的數(shù)量和容量。在設(shè)計周期的一開始進行優(yōu)化可以減少功耗十倍
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  存儲器  SoC  SoC  ASIC  

基于FPGA設(shè)計安全的汽車通信網(wǎng)絡(luò)

  •    汽車工業(yè)正在經(jīng)歷一場無線技術(shù)革命,但安全威脅不解決,則可能削弱這塊新興的市場。由于高速網(wǎng)絡(luò)連接正設(shè)法進入汽車領(lǐng)域,設(shè)計師面臨新通信標準實施的挑戰(zhàn)。許多已經(jīng)習(xí)慣于漫長開發(fā)周期的設(shè)計師, 現(xiàn)在則在為迅速給新型車輛配備用戶需求的電子設(shè)備而進行競爭。     為調(diào)整上市時間并駕馭出現(xiàn)的多個標準,設(shè)計師正轉(zhuǎn)向采用FPGA(現(xiàn)場可編程門陣列)。遺憾的是,由于汽車工業(yè)匆忙采用下一代基于fpga的汽車遠程信息系統(tǒng),幾乎沒有設(shè)計師能夠充分明白他們選
  • 關(guān)鍵字: FPGA  汽車電子  通信  汽車網(wǎng)絡(luò)系統(tǒng)  

普誠科技推出USB揚聲器控制芯片PT8915

  •   因iPOD/iPhone/PDA這類時尚新型PortableDevice產(chǎn)品的流行,帶動了消費者新的應(yīng)用需求,對USBAudio播放器平臺要求整合更多的功能與較佳音質(zhì)播放。針對這股對USBAudio播放器平臺產(chǎn)品開發(fā)的需求與多元應(yīng)用,普誠科技(PrincetonTechnology)推出了目前最完整的解決方案控制芯片-USB揚聲器控制芯片PT8915。   PT8915的單芯片純硬件設(shè)計架構(gòu),有效整合音量控制鍵與Line-In(模擬音頻輸入)的功能,更使得PT8915能支持Hybrid-Audio(
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  普誠科技  USB  PT8915  SoC  ASIC  

Altera面向低成本FPGA收發(fā)器設(shè)計發(fā)售Arria GX開發(fā)套件

  •   Altera宣布開始提供Arria™ GX FPGA系列的第一款開發(fā)套件,該系列是帶有收發(fā)器的無風(fēng)險、低成本FPGA。Arria GX開發(fā)套件為PCI Express (PCIe)、Serial RapidIO® (SRIO)和千兆以太網(wǎng)(Gbe)等高速串行接口設(shè)計提供了可靠的開發(fā)和測試環(huán)境。套件幫助系統(tǒng)設(shè)計人員降低了成本,節(jié)省了設(shè)計時間。系統(tǒng)設(shè)計人員可以利用該套件作為自己設(shè)計的起點。   Arria GX開發(fā)套件面向PCIe x1和x4、SRIO以及千兆以太網(wǎng)設(shè)計。它包括PCI
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Altera  FPGA  收發(fā)器  MCU和嵌入式微處理器  

賽靈思90nm和65nm產(chǎn)品線銷售創(chuàng)新紀錄

  •   賽靈思公司宣布,其90nm和65nm器件的銷售在亞太地區(qū)創(chuàng)紀錄營收的大力推動下,創(chuàng)造了一個新的紀錄。賽靈思90nm和65nm器件在消費和通信領(lǐng)域的廣泛應(yīng)用,是促使其收獲此次強勁增長的主要原因。在2008財年9月結(jié)束的第二個財季里,這些產(chǎn)品在亞太區(qū)的銷售比2006財年的同一季度增長了近五倍。賽靈思預(yù)計其90nm和65nm產(chǎn)品在PLD市場的累積市場份額已經(jīng)接近70%。   "隨著亞洲客戶越來越多地采用賽靈思解決方案來滿足他們在技術(shù)和上市時間上的要求,賽靈思的90nm和65nm產(chǎn)品贏得的設(shè)計數(shù)量也不斷地創(chuàng)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  賽靈思  PLD  ASIC  嵌入式  

Semitel推出超低電容高分子ESD保護元件

  •   全面線路保護方案供應(yīng)商Semitel繼半導(dǎo)體ESD全面保護方案之后,結(jié)合新材料和多層印制線路板技術(shù),推出了超低電容的高分子ESD的專利產(chǎn)品。目前其產(chǎn)品的電容值最低已經(jīng)能做到0.15pF,完全適合超高速傳輸?shù)膽?yīng)用場合。   在需要超高速傳輸信號的場合,如高清晰多媒體接口(HDMI),數(shù)字影像接口(DVI),USB2.0接口,手機天線等,其傳輸速率多在3Gbps以上,當保護器件的電容大于1pF時,其寄生電容會對信號的傳輸造成非常大的影響。采用傳統(tǒng)的半導(dǎo)體工藝制作的半導(dǎo)體ESD保護元件,其電容一般都在幾個
  • 關(guān)鍵字: 模擬技術(shù)  電源技術(shù)  Semitel  電子  ESD  SoC  ASIC  

應(yīng)用SoPC Builder開發(fā)電子系統(tǒng)

  • 摘 要:本文從系統(tǒng)總線設(shè)計、用戶自定義指令和FPGA協(xié)處理器的應(yīng)用這三個方面詳細介紹了如何應(yīng)用SoPC設(shè)計思想和SoPC Builder工具來開發(fā)電子系統(tǒng)。通過應(yīng)用SoPC Builder開發(fā)工具,設(shè)計者可以擺脫傳統(tǒng)的、易于出錯的軟硬件設(shè)計細節(jié),從而達到加快項目開發(fā)、縮短開發(fā)周期、節(jié)約開發(fā)成本的目的。  關(guān)鍵詞:SoPC;SoPC Builder;FPGA 引言 隨著技術(shù)的進一步發(fā)展,SoC設(shè)計面臨著一些諸如如何進行軟硬件協(xié)同設(shè)計,如何縮短電子產(chǎn)品開發(fā)周
  • 關(guān)鍵字: SoPC  Builder  FPGA  軟硬件設(shè)計  系統(tǒng)總線  其他IC  制程  

何謂SOPC

  • SOPC一詞主要是源自Altera, 其涵義是因為目前CPLD/FPGA的容量愈來愈大, 性能愈來愈好, 加上價格下跌的推波助瀾之下, 以往ASIC產(chǎn)品才能具有的 SoC觀念, 也能移植到CPLD/FPGA上, 并且因為CPLD/FPGA的可編程(Programmable)能力, 使得CPLD/FPGA不僅能實現(xiàn)一個高復(fù)難度的系統(tǒng), 而且還能快速改變系統(tǒng)的特性. 類似的觀念也鑒于Xilinx的Platfor
  • 關(guān)鍵字: SOPC  CPLD  FPGA  SoC  ASIC  

基于狀態(tài)機的語音電子密碼鎖設(shè)計

  •   引 言   隨著電子技術(shù)的發(fā)展,具有防盜報警、語音提示等功能的電子密碼鎖代替密碼量少、安全性差的機械式密碼鎖已是必然趨勢。目前大部分密碼鎖采用單片機進行設(shè)計,電路較復(fù)雜,性能不夠靈活。本文采用先進的EDA(電子設(shè)計自動化)技術(shù),利用QuartusⅡ工作平臺和VHDL(超高速集成電路硬件描述語言),設(shè)計了一種新型的電子密碼鎖。該密碼鎖具有密碼預(yù)置、修改、語音提示和3次輸入錯誤則系統(tǒng)進入定時鎖定并報警等功能,用FPGA(現(xiàn)場可編程門陣列)芯片和語音芯片ISD2560實現(xiàn)。由于充分利用了FPGA芯片密度大
  • 關(guān)鍵字: 工業(yè)控制  FPGA  電子密碼鎖  VHDL  遙控技術(shù)  

Altera面向低成本FPGA收發(fā)器設(shè)計發(fā)售Arria GX開發(fā)套件

  •   Altera宣布開始提供Arria™ GX FPGA系列的第一款開發(fā)套件,該系列是唯一帶有收發(fā)器的無風(fēng)險、低成本FPGA。Arria GX開發(fā)套件為PCI Express (PCIe)、Serial RapidIO® (SRIO)和千兆以太網(wǎng)(Gbe)等高速串行接口設(shè)計提供了可靠的開發(fā)和測試環(huán)境。套件幫助系統(tǒng)設(shè)計人員大大降低了成本,節(jié)省了設(shè)計時間。系統(tǒng)設(shè)計人員可以利用該套件作為自己設(shè)計的起點。   Arria GX開發(fā)套件面向PCIe x1和x4、SRIO以及千兆以太網(wǎng)設(shè)計。它包
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Altera  FPGA  MCU和嵌入式微處理器  

GiDEL在最新的開發(fā)系統(tǒng)中采用Altera的Stratix FPGA系列

  •   Altera宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開發(fā)系統(tǒng)的PC_X8 PCI Express (PCIe)適配器采用了Stratix® II、Stratix II GX和Stratix III FPGA。高性能Altera® Stratix FPGA使GiDEL能夠在新的PCIe應(yīng)用和設(shè)計人員開發(fā)系統(tǒng)中集成更多的功能,提升系統(tǒng)性能。   GiDEL的PROCStar III開發(fā)系統(tǒng)   面向基于PCIe的嵌入式處理應(yīng)用,GiDEL的PROCStar III開
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  GiDEL  Stratix  FPGA  MCU和嵌入式微處理器  

什么是可編程邏輯?

  • 概述了可編程邏輯的特點以及主要的兩種可編程邏輯-PLD和FPGA的區(qū)別? ?   什么是可編程邏輯?   在數(shù)字電子系統(tǒng)領(lǐng)域,存在三種基本的器件類型:存儲器、微處理器和邏輯器件。存儲器用來存儲隨機信息,如數(shù)據(jù)表或數(shù)據(jù)庫的內(nèi)容。微處理器執(zhí)行軟件指令來完成范圍廣泛的任務(wù),如運行字處理程序或視頻游戲。邏輯器件提供特定的功能,包括器件與器件間的接口、數(shù)據(jù)通信、信號處理、數(shù)據(jù)顯示、定時和控制操作、以及系統(tǒng)運行所需要的所有其它功能。?   固定邏輯與可編程邏輯   邏輯器件可分為兩大類&
  • 關(guān)鍵字: FPGA  PLD  

利用Freeze技術(shù)的FPGA實現(xiàn)低功耗設(shè)計

  • 由于更嚴格的功耗限制、規(guī)范和標準要求,系統(tǒng)設(shè)計師現(xiàn)在比什么時候都關(guān)注功耗問題。
  • 關(guān)鍵字: Freeze  FPGA  低功耗設(shè)計    
共6809條 418/454 |‹ « 416 417 418 419 420 421 422 423 424 425 » ›|

asic-to-fpga介紹

您好,目前還沒有人創(chuàng)建詞條asic-to-fpga!
歡迎您創(chuàng)建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

ASIC-to-FPGA    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473