首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> asic-to-fpga

asic-to-fpga 文章 最新資訊

Synplicity:充分發(fā)揮FPGA的靈活性

  • 當(dāng)ASIC越來(lái)越不能適應(yīng)靈活應(yīng)用的需求以及通用產(chǎn)品對(duì)低成本的要求逐漸提升,F(xiàn)PGA大量蠶食曾經(jīng)ASIC的市場(chǎng),每年都以超過(guò)兩位數(shù)的增長(zhǎng)率發(fā)展。越來(lái)越多的設(shè)計(jì)將轉(zhuǎn)向FPGA,這其中還包括了很多ASIC設(shè)計(jì)工程師。隨著IC產(chǎn)業(yè)發(fā)展的光明前景,F(xiàn)PGA將以比ASIC更快的速度發(fā)展并呈現(xiàn)取代其的趨勢(shì)。在這樣的大市場(chǎng)環(huán)境下,以提供FPGA開發(fā)軟件為主的Synplicity公司得到了長(zhǎng)足的發(fā)展,公司營(yíng)業(yè)額從2002年的4560萬(wàn)壯大到2006年的6300萬(wàn)。   隨著FPGA技術(shù)的發(fā)展,越來(lái)越多的功能需要在
  • 關(guān)鍵字: Synplicity  FPGA  

基于FPGA的數(shù)字閉環(huán)光纖陀螺儀模擬表頭設(shè)計(jì)

  •   摘 要:光纖陀螺儀是一種用來(lái)測(cè)量角速度的傳感器。為了檢測(cè)調(diào)制解調(diào)電路是否符合設(shè)計(jì)要求,并提高陀螺的實(shí)際應(yīng)用精度,本文設(shè)計(jì)了一種基于FPGA的光纖陀螺儀模擬表頭及其測(cè)試系統(tǒng),能有效地檢測(cè)調(diào)制解調(diào)電路的性能。   關(guān)鍵詞:光纖陀螺;模擬表頭;FPGA;Verilog HDL   光纖陀螺是激光陀螺的一種,是慣性技術(shù)和光電子技術(shù)緊密結(jié)合的產(chǎn)物。它利用Sagnac干涉效應(yīng),用光纖構(gòu)成環(huán)形光路,并檢測(cè)出隨光纖環(huán)的轉(zhuǎn)動(dòng)而產(chǎn)生的兩路超輻射光束之間的相位差,由此計(jì)算出光纖環(huán)旋轉(zhuǎn)的角速度。光纖陀螺儀主要由兩個(gè)部分組
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  光纖陀螺  模擬表頭  FPGA  MCU和嵌入式微處理器  

用FPGA設(shè)計(jì)軟件無(wú)線電和調(diào)制解調(diào)器

  •   本文以16-QAM RF發(fā)射數(shù)據(jù)泵的設(shè)計(jì)為例,介紹利用FPGA設(shè)計(jì)數(shù)字濾波器的技巧和器件選擇方法,說(shuō)明執(zhí)行分布式計(jì)算時(shí)FPGA比DSP的優(yōu)越之處。   所有數(shù)字邏輯的基本結(jié)構(gòu)   16-QAM調(diào)制器   編碼和碼元映射   平方根升余弦濾波器   設(shè)計(jì)技巧   5 MHz載波   分布式計(jì)算(DA)技術(shù)   濾波器的實(shí)現(xiàn)   用現(xiàn)場(chǎng)可編程門陣列(FPGA)設(shè)計(jì)軟件無(wú)線電和調(diào)制解調(diào)器可與DSP芯片媲美。雖然FPGA可輕而易舉地實(shí)現(xiàn)卷積編碼器等復(fù)雜邏輯功能,但在實(shí)現(xiàn)大量復(fù)雜計(jì)算方面卻有很
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  無(wú)線電  調(diào)制解調(diào)器  MCU和嵌入式微處理器  

如何利用FPGA實(shí)現(xiàn)優(yōu)異的家用電器設(shè)計(jì)

  • 低成本的FPGA或CPLD可以幫助家電設(shè)計(jì)師利用靈活的、集成有DSP算法的單片集成解決方案實(shí)現(xiàn)節(jié)能的電機(jī)控制。
  • 關(guān)鍵字: FPGA  如何利用  家用電器    

一種新型音頻功放數(shù)字電調(diào)諧的ASIC實(shí)現(xiàn)

  •       本文介紹了一種新型具有數(shù)字音量調(diào)節(jié)功能音頻功放的工作原理和設(shè)計(jì)方法,并將設(shè)計(jì)應(yīng)用于實(shí)際電路中,獲得了很好的效果. 采用按鍵式音量控制器操作方便,大幅降低了與此相關(guān)的軟件成本,應(yīng)用前景廣闊.         音頻功放電路在實(shí)際應(yīng)用中都要涉及到音量的電調(diào)諧問(wèn)題,而通過(guò)調(diào)節(jié)放大電路的增益來(lái)控制音頻放大電路的音量是比較有效的,目前應(yīng)用比較多的有以下2&n
  • 關(guān)鍵字: 音頻  電調(diào)諧  ASIC  SoC  ASIC  音視頻技術(shù)  

FPGA的SoC和專用化趨勢(shì)

  •   過(guò)去一年中,F(xiàn)PGA巨頭賽靈思(Xilinx)在中國(guó)大舉構(gòu)建生態(tài)系統(tǒng),其速度和力度讓人吃驚。2006年末,賽靈思公司董事會(huì)主席、總裁兼CEOWimRoelandts來(lái)華宣布了“促進(jìn)中國(guó)電子設(shè)計(jì)創(chuàng)新”的在華發(fā)展戰(zhàn)略,主要內(nèi)容包括加強(qiáng)客戶支持力度、建立良好生態(tài)網(wǎng)絡(luò)、投資新興半導(dǎo)體公司以及培養(yǎng)未來(lái)工程設(shè)計(jì)人才,拉開了賽靈思在中國(guó)大舉擴(kuò)張的序幕。   隨后,賽靈思宣布設(shè)立了金額達(dá)7500萬(wàn)美元的亞太區(qū)技術(shù)基金,投資那些基于可編程邏輯、為重點(diǎn)行業(yè)開發(fā)創(chuàng)新應(yīng)用的公司。2007年,賽靈思又分別在上海張江和江蘇無(wú)錫
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  SoC  MCU和嵌入式微處理器  

SOPC中自定義外設(shè)和自定義指令性能分析

  •   引言   NiosII是一個(gè)嵌入式軟核處理器,除了可以根據(jù)需要任意添加已經(jīng)提供的各種外設(shè)以外,用戶還可以通過(guò)定制自定義外設(shè)和自定義指令的方式來(lái)滿足各種應(yīng)用需求。定制用戶外設(shè)和用戶指令是使用NiosII嵌入式軟核處理器的重要特征。定制的用戶外設(shè)能夠以“硬件加速器”的形式實(shí)現(xiàn)各種各樣用戶要求的功能;同時(shí)定制的用戶指令,可以把一個(gè)復(fù)雜的標(biāo)準(zhǔn)指令序列簡(jiǎn)化為一條用硬件實(shí)現(xiàn)的單個(gè)指令,以增強(qiáng)對(duì)實(shí)時(shí)軟件算法的處理能力。近來(lái),隨著國(guó)內(nèi)SOPC開發(fā)的逐步深入,這兩者的性能開始成為一個(gè)關(guān)注的焦點(diǎn)。本文通過(guò)CRC32對(duì)S
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  SOPC  自定義指令  SoC  ASIC  

FPGA加速滲透非傳統(tǒng)應(yīng)用領(lǐng)域

  •   自從1985年首款FPGA器件誕生以來(lái),F(xiàn)PGA產(chǎn)業(yè)一方面修煉內(nèi)功——從技術(shù)上來(lái)說(shuō),工藝從2μm發(fā)展到65nm,晶體管數(shù)量從8.5萬(wàn)個(gè)增長(zhǎng)到10億個(gè)以上;另一方面向外擴(kuò)張——應(yīng)用領(lǐng)域從最初的通信業(yè)不斷向消費(fèi)電子、汽車、工業(yè)控制等滲透,同時(shí)在不斷“蠶食”DSP、ASIC、ASSP和嵌入式處理器的市場(chǎng)。如今,Xilinx、Altera和Actel等FPGA產(chǎn)業(yè)的領(lǐng)導(dǎo)廠商也不再是20多年前的孤軍奮戰(zhàn),在其周圍,F(xiàn)PGA開發(fā)和應(yīng)用的生態(tài)系統(tǒng)已然初步形成,大大促進(jìn)了FPGA產(chǎn)業(yè)的發(fā)展。   “非傳統(tǒng)”應(yīng)用領(lǐng)域
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  晶體管  DSP  MCU和嵌入式微處理器  

基于FPGA的圖像邊緣檢測(cè)

  •   引言   圖像邊緣檢測(cè)是圖像處理的一項(xiàng)基本技術(shù),在工業(yè)、醫(yī)學(xué)、航天和軍事等領(lǐng)域有著廣泛的應(yīng)用。圖像處理的速度一直是一個(gè)難題。雖然DSP具備指令流水線特性和很高的處理速度,但其速度仍然很受限制,而利用高速可編程邏輯器件FPGA/CPLD來(lái)設(shè)計(jì)圖像邊緣檢測(cè)器可以很好的克服這個(gè)問(wèn)題,是一種全新的解決方案。   1 圖像邊緣檢測(cè)算法   用于圖像邊緣檢測(cè)的算法很多,諸如Rorberts算子、Sobel算子、Prewitt算子、Laplaceian算子等,由于Sobel算法只涉及到加法操作,并且可以取得很
  • 關(guān)鍵字: 測(cè)試  測(cè)量  FPGA  圖像邊緣檢測(cè)  DSP  MCU和嵌入式微處理器  

FARADAY選擇CADENCE VOLTAGESTORM用于高級(jí)65納米低功耗簽收

  •   Cadence設(shè)計(jì)系統(tǒng)公司與領(lǐng)先的ASIC和硅智產(chǎn)(SIP)無(wú)晶圓IC設(shè)計(jì)公司智原科技宣布智原已經(jīng)采用Cadence® VoltageStorm® 功率分析技術(shù)進(jìn)行低功耗簽收,并支持智原的尖端低功耗設(shè)計(jì)。智原使用VoltageStorm的靜態(tài)和動(dòng)態(tài)功率分析檢驗(yàn)其高級(jí)低功耗設(shè)計(jì)技術(shù),包括功率門控、去耦合電容優(yōu)化和多電源多電壓(MSMV)規(guī)劃。   智原有一套現(xiàn)成的功率分析解決方案,目前已經(jīng)成功發(fā)展到90納米級(jí)別。不過(guò)由于意識(shí)到了65納米及以下級(jí)別低功耗簽收帶來(lái)的新技術(shù)挑戰(zhàn),智原對(duì)目前市
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Cadence  IC  ASIC  MCU和嵌入式微處理器  

FPGA與DDR3 SDRAM的接口設(shè)計(jì)

  •     DDR3 SDRAM內(nèi)存的總線速率達(dá)到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作電壓,采用90nm制程達(dá)到2Gbits的高密度。這個(gè)架構(gòu)毫無(wú)疑問(wèn)更快、更大,每比特的功耗也更低,但是如何實(shí)現(xiàn)FPGA和DDR3 SDRAM DIMM條的接口設(shè)計(jì)呢?   關(guān)鍵字:均衡(leveling)   如果FPGA&nbs
  • 關(guān)鍵字: FPGA  DDR3  SDRAM  接口  模擬IC  電源  

基于MAX+plusⅡ開發(fā)平臺(tái)的EDA設(shè)計(jì)方法

  •     MAX + plus Ⅱ是美國(guó)Altera 公司的一種EDA 軟件,用于開發(fā)CPLD 和FPGA 進(jìn)行數(shù)字系統(tǒng)的設(shè)計(jì)。用圖形輸入方式和文本輸入方式設(shè)計(jì)了一模60計(jì)數(shù)器,介紹了數(shù)字系統(tǒng)設(shè)計(jì)的一般方法和過(guò)程,揭示了其在數(shù)字系統(tǒng)中的重要作用。        EDA ( Elect ronic Design 
  • 關(guān)鍵字: MAX+plusⅡ  開發(fā)平臺(tái)  EDA  CPLD  FPGA  EDA  IC設(shè)計(jì)  

32位單精度浮點(diǎn)乘法器的FPGA實(shí)現(xiàn)

  • 本文使用Altera Quartus II 4.1仿真軟件, 采用的器件是EPF10K100EQ 240 -1, 對(duì)乘法器進(jìn)行了波形仿真, 并采用0.5CMOS工藝進(jìn)行邏輯綜合。
  • 關(guān)鍵字: FPGA  精度  浮點(diǎn)  乘法器    

GiDEL在最新的開發(fā)系統(tǒng)中采用Altera的Stratix FPGA系列

  •   Altera宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開發(fā)系統(tǒng)的PC_X8 PCI Express (PCIe)適配器采用了Stratix® II、Stratix II GX和Stratix III FPGA。高性能Altera® Stratix FPGA使GiDEL能夠在新的PCIe應(yīng)用和設(shè)計(jì)人員開發(fā)系統(tǒng)中集成更多的功能,提升系統(tǒng)性能。   GiDEL的PROCStar III開發(fā)系統(tǒng)   面向基于PCIe的嵌入式處理應(yīng)用,GiDEL的PROCStar III開
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  PROC  FPGA  MCU和嵌入式微處理器  

賽靈思65nm產(chǎn)品摘取中國(guó)電子業(yè)界創(chuàng)新大獎(jiǎng)

  •   賽靈思公司(Xilinx, Inc. )日前宣布其創(chuàng)新的65nm技術(shù)獲得了中國(guó)電子行業(yè)權(quán)威專家及電子設(shè)計(jì)社群的一致認(rèn)可, 其業(yè)界唯一投入量產(chǎn)的65nmFPGA產(chǎn)品系列中的Virtex-5 LXT榮膺IDG集團(tuán)下屬權(quán)威電子雜志《電子設(shè)計(jì)技術(shù)》(EDN China)頒發(fā)的數(shù)字IC與可編程器件類2007年度“最佳產(chǎn)品獎(jiǎng)”, 該獎(jiǎng)項(xiàng)是EDN China年度創(chuàng)新獎(jiǎng)的最高榮譽(yù)。 2007年11月9日,EDN China雜志社在深圳舉辦的創(chuàng)新大會(huì)上授予了賽靈思公司該獎(jiǎng)項(xiàng)。   2007年度EDN China創(chuàng)新獎(jiǎng)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  賽靈思  FPGA  IC  MCU和嵌入式微處理器  
共6809條 417/454 |‹ « 415 416 417 418 419 420 421 422 423 424 » ›|

asic-to-fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條asic-to-fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

ASIC-to-FPGA    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473