首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> asic ip

Mentor Graphics宣布推出新的用于PCIe 4.0的驗(yàn)證IP

  •   Mentor Graphics公司今天宣布其新的Mentor®EZ-VIP PCI Express驗(yàn)證IP的即時(shí)可用性。這一新的驗(yàn)證IP (VIP)可將ASIC(應(yīng)用程序特定集成電路)和FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)設(shè)計(jì)驗(yàn)證的測(cè)試平臺(tái)構(gòu)建時(shí)間減少多達(dá)10倍。   驗(yàn)證IP旨在通過(guò)為常見(jiàn)協(xié)議和架構(gòu)提供可復(fù)用構(gòu)建模塊來(lái)幫助工程師減少構(gòu)建測(cè)試平臺(tái)所花費(fèi)的時(shí)間。然而,即使是標(biāo)準(zhǔn)協(xié)議和常見(jiàn)架構(gòu),其配置和實(shí)施也可能會(huì)因設(shè)計(jì)而異。因此,傳統(tǒng)的VIP元件可能需要數(shù)天甚至數(shù)周來(lái)準(zhǔn)備模擬或仿真測(cè)試平臺(tái)。   &
  • 關(guān)鍵字: Mentor Graphics  IP  SoC  

基于FPGA的彩色TFT-LCD控制電路設(shè)計(jì)及其ASIC實(shí)現(xiàn)

  •   1引言   通過(guò)彩色液晶顯示器(LCD)取景是數(shù)碼相機(jī)優(yōu)于傳統(tǒng)相機(jī)的重要特性之一,它解決了使用取景框取景帶來(lái)的各種不便,而且可以在拍攝現(xiàn)場(chǎng)用液晶顯示器回放剛拍的相片來(lái)查看拍攝效果[1],從而決定是否留下這張照片,這樣能使攝影者更好地控制照片的質(zhì)量。所以用液晶顯示器進(jìn)行取景和回放是數(shù)碼相機(jī)兩大必不可少的功能。同時(shí)液晶顯示器還用來(lái)顯示菜單,提供良好的人機(jī)交互界面。目前市場(chǎng)上出售的數(shù)碼相機(jī)使用的液晶顯示器都是彩色TFT液晶顯示器,這種液晶顯示器解決了一般液晶顯示器中相鄰像素串?dāng)_的現(xiàn)象[2],所以可用來(lái)顯示
  • 關(guān)鍵字: FPGA  TFT-LCD  ASIC  

Xilinx亞太區(qū)副總裁楊飛稱(chēng)業(yè)界最大半導(dǎo)體器件下月發(fā)貨

  •   賽靈思公司亞太區(qū)銷(xiāo)售與市場(chǎng)副總裁楊飛先生在CSIA-ICCAD 2014 (中國(guó)集成電路設(shè)計(jì)業(yè)2014年會(huì)暨中國(guó)內(nèi)地與香港集成電路產(chǎn)業(yè)協(xié)作發(fā)展高峰論壇)展示手中的賽靈思ASIC級(jí)UltraScale 系列產(chǎn)品, 其中包括業(yè)界最大容量的半導(dǎo)體器件 ——20nm Virtex UltraScale VU440 3D IC。 楊飛同時(shí)也發(fā)布了一個(gè)激動(dòng)人心的消息:VU440樣片已經(jīng)出貨并計(jì)劃于2015年 1月(也就是下個(gè)月)交付客戶(hù),敬請(qǐng)期待。   楊飛表示, 3D 芯片在世界范圍內(nèi)
  • 關(guān)鍵字: Xilinx  FPGA  ASIC  

基于FPGA的軟件無(wú)線(xiàn)電平臺(tái)設(shè)計(jì)

  •   軟件無(wú)線(xiàn)電的出現(xiàn),是無(wú)線(xiàn)電通信從模擬到數(shù)字、從固定到移動(dòng)后,由硬件到軟件的第三次變革。簡(jiǎn)單地說(shuō),軟件無(wú)線(xiàn)電就是一種基于通用硬件平臺(tái),并通 過(guò)軟件可提供多種服務(wù)的、適應(yīng)多種標(biāo)準(zhǔn)的、多頻帶多模式的、可重構(gòu)可編程的無(wú)線(xiàn)電系統(tǒng)。軟件無(wú)線(xiàn)電的關(guān)鍵思想是,將AD(DA)盡可能靠近天線(xiàn)和用軟件來(lái) 完成盡可能多的無(wú)線(xiàn)電功能。   蜂窩移動(dòng)通信系統(tǒng)已經(jīng)發(fā)展到第三代,3G系統(tǒng)進(jìn)入商業(yè)運(yùn)行一方面需要解決不同標(biāo)準(zhǔn)的系統(tǒng)間的兼容性;另一方 面要求系統(tǒng)具有高度的靈活性和擴(kuò)展升級(jí)能力,軟件無(wú)線(xiàn)電技術(shù)無(wú)疑是最好的解決方案。用ASI
  • 關(guān)鍵字: FPGA  ASIC  

安森美半導(dǎo)體與ICs LLC合作,開(kāi)發(fā)用于軍事及航空應(yīng)用的抗輻射加固ASIC

  •   推動(dòng)高能效創(chuàng)新的安森美半導(dǎo)體(ON Semiconductor)與ICs LLC達(dá)成授權(quán)/開(kāi)發(fā)協(xié)議,將能夠抗輻射的專(zhuān)用集成電路(ASIC)推向市場(chǎng)。通過(guò)這協(xié)議產(chǎn)生的抗輻射加固設(shè)計(jì)(RHBD) ASIC將基于安森美半導(dǎo)體的ONC110 110納米(nm)工藝,用于ASIC設(shè)計(jì)及生產(chǎn)。引入RHBD ASIC擴(kuò)展了公司包含遵從國(guó)際武器貿(mào)易規(guī)章認(rèn)證(ITAR)、美國(guó)國(guó)防微電子業(yè)務(wù)處(DMEA)可信供應(yīng)商認(rèn)證及DO-254支援的軍事及航空產(chǎn)品陣容。   輻射測(cè)試已經(jīng)顯示這些ASIC在遭受超過(guò)100 MeVcm
  • 關(guān)鍵字: 安森美半導(dǎo)體  ASIC  

ASIC和SoC設(shè)計(jì)中嵌入式存儲(chǔ)器的優(yōu)化

  •   在傳統(tǒng)的大規(guī)模ASIC和SoC設(shè)計(jì)中,芯片的物理空間大致可分為用于新的定制邏輯、用于可復(fù)用邏輯(第三方IP或傳統(tǒng)的內(nèi)部IP)和用于嵌入式存儲(chǔ)三部分。   當(dāng)各廠(chǎng)商為芯片產(chǎn)品的市場(chǎng)差異化(用于802.11n的無(wú)線(xiàn)DSP+RF、藍(lán)牙和其他新興無(wú)線(xiàn)標(biāo)準(zhǔn))而繼續(xù)開(kāi)發(fā)各自獨(dú)有的自定義模塊,第三方IP(USB核、以太網(wǎng)核以及CPU/微控制器核)占用的芯片空間幾乎一成未變時(shí),嵌入式存儲(chǔ)器所占比例卻顯著上升(參見(jiàn)圖1)。        圖1:當(dāng)前的ASIC和SoC設(shè)計(jì)中,嵌入式存儲(chǔ)器在總可用芯片
  • 關(guān)鍵字: ASIC  SoC  存儲(chǔ)器  

新思科技Synopsys虛擬原型設(shè)計(jì)專(zhuān)著發(fā)行超3000本,讀者覆蓋超1000家公司

  •   為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識(shí)產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司(Synopsys, Inc.)日前宣布:其關(guān)于虛擬原型技術(shù)的專(zhuān)著《更快地開(kāi)發(fā)出更好的軟件!(Better Software. Faster!)》已實(shí)現(xiàn)超過(guò)3000本的發(fā)行量,覆蓋了1000多家公司。此書(shū)的廣泛發(fā)行表明:業(yè)界正日漸把虛擬原型設(shè)計(jì)看作是一種可幫助他們?cè)谠O(shè)計(jì)周期的更早階段就開(kāi)始軟件開(kāi)發(fā)并加速其項(xiàng)目進(jìn)度的方法。Synopsys已將此書(shū)翻譯為簡(jiǎn)體中文,日文版將于今年年底前提供。   “隨著移動(dòng)
  • 關(guān)鍵字: 新思科技  IP  

基于Blackfin的智能IP Camera系統(tǒng)設(shè)計(jì)

  •   1.背景及概述   近年來(lái),隨著嵌入式應(yīng)用越來(lái)越復(fù)雜,應(yīng)用場(chǎng)合越來(lái)越多,特別是多媒體功能在各個(gè)領(lǐng)域飛速發(fā)展,高性能計(jì)算變得無(wú)處不在,從消費(fèi)電子,網(wǎng)絡(luò)通訊到工業(yè)控制和監(jiān)控,大多數(shù)應(yīng)用都需要更高的數(shù)字信號(hào)處理能力。出于成本和設(shè)計(jì)難度的考慮,人們傾向于使用單顆芯片完成所有的工作,傳統(tǒng)的DSP處理器和MCU處理器開(kāi)始以多種形式進(jìn)行融合:   1.傳統(tǒng)的MCU+DSP合作方案被集成到一顆芯片封裝內(nèi);或者進(jìn)一步實(shí)現(xiàn)為真正的異構(gòu)多核,可以共享部分甚至全部外部設(shè)備。   2.以SoC的形式為MCU加上基于固定硬
  • 關(guān)鍵字: Blackfin  IP Camera  DSP  

基于FPGA的機(jī)載顯示系統(tǒng)架構(gòu)設(shè)計(jì)與優(yōu)化

  •   隨著航空電子技術(shù)的不斷發(fā)展,現(xiàn)代機(jī)載視頻圖形顯示系統(tǒng)對(duì)于實(shí)時(shí)性等性能的要求日益提高。常見(jiàn)的系統(tǒng)架構(gòu)主要分為三種:   (1)基于GSP+VRAM+ASIC的架構(gòu),優(yōu)點(diǎn)是圖形ASIC能夠有效提高圖形顯示質(zhì)量和速度,缺點(diǎn)是國(guó)內(nèi)復(fù)雜ASIC設(shè)計(jì)成本極高以及工藝還不成熟。   (2)基于DSP+FPGA的架構(gòu),優(yōu)點(diǎn)是,充分發(fā)揮DSP對(duì)算法分析處理和FPGA對(duì)數(shù)據(jù)流并行執(zhí)行的獨(dú)特優(yōu)勢(shì),提高圖形處理的性能;缺點(diǎn)是,上層CPU端將OpenGL繪圖函數(shù)封裝后發(fā)給DSP,DSP拆分后再調(diào)用FPGA,系統(tǒng)的集成度不高
  • 關(guān)鍵字: FPGA  DSP  ASIC  

集成電路發(fā)展遇佳期 機(jī)遇與挑戰(zhàn)并存

  • 雖然已取得了很大發(fā)展,但中國(guó)IC行業(yè)存在著一系列嚴(yán)重問(wèn)題:在IC設(shè)計(jì)方面,設(shè)計(jì)企業(yè)缺乏工藝知識(shí),且對(duì)第三方IP核依賴(lài)程度高,大多采用通用的ASIC設(shè)計(jì)方法,缺少定制化和COT的設(shè)計(jì)知識(shí);在IC制造方面,大多數(shù)企業(yè)尚未建立完整的設(shè)計(jì)服務(wù)和支持體系,IP核開(kāi)發(fā)能力弱并滯后于工藝開(kāi)發(fā)。如今,在中國(guó)擁有政策、資金、市場(chǎng),呼喚技術(shù)和專(zhuān)家的優(yōu)勢(shì)條件下,中國(guó)IC業(yè)應(yīng)抓住最好的發(fā)展時(shí)機(jī)。
  • 關(guān)鍵字: 集成電路  IC設(shè)計(jì)  ASIC  

機(jī)頂盒與節(jié)能

  •   每年年初,我家都會(huì)盡量省著點(diǎn)用錢(qián)。一般都以相同的方式開(kāi)始:非常嚴(yán)格,甚至有些苛刻。我們下飯館的次數(shù)比往常有所減少,用電更節(jié)約,而且上班帶飯?jiān)谵k公室吃。我妻子是我們家的首席財(cái)務(wù)官,因此她會(huì)準(zhǔn)備一個(gè)節(jié)約事項(xiàng)清單。無(wú)論好壞,短期內(nèi)我們都不能大手大腳地花錢(qián),得回歸過(guò)去的老習(xí)慣?! 〔贿^(guò)今年情況有了變化。我們有一部 13 年前安裝的座機(jī)電話(huà)。我們每月都付電話(huà)費(fèi),但服務(wù)質(zhì)量從未改善,而且也未曾降價(jià)。于是我們決定試試 IP 電話(huà)。通過(guò)停用座機(jī)電話(huà),再加上有線(xiàn)電視供應(yīng)商提供的優(yōu)惠,我們每月可節(jié)省大約 100 美元。節(jié)
  • 關(guān)鍵字: IP 電話(huà)  有線(xiàn)電視盒  電源管理策略  

亞太地區(qū)雄霸ASIC市場(chǎng)

  •   ASIC(專(zhuān)用集成電路),它是按用戶(hù)設(shè)計(jì)要求,在一個(gè)芯片上實(shí)現(xiàn)特定部分或全部功能的集成電路,具有高性能、高可靠、高保宻、低成本和少量生產(chǎn)的特點(diǎn),因而特別受到軍用和業(yè)界產(chǎn)品實(shí)現(xiàn)差異化的關(guān)注。ASIC屬于定制電路(custom IC)之一,但ASIC本身又分成定制和半定制電路兩類(lèi)。而包括處理器、標(biāo)準(zhǔn)邏輯電路、存儲(chǔ)器和模擬電路等則稱(chēng)通用(標(biāo)準(zhǔn)化)集成電路。   堅(jiān)信“半導(dǎo)體決定一個(gè)國(guó)家盛衰”的日本半導(dǎo)體專(zhuān)家牧本次生博士于1987年提出了“牧本浪潮”理論,即從
  • 關(guān)鍵字: ASIC  PLD  201409  

達(dá)成最佳效能/成本的服務(wù)器ASIC IP與系統(tǒng)整合實(shí)現(xiàn)40nm高成本效益制造

  •   彈性客制化IC設(shè)計(jì)領(lǐng)導(dǎo)廠(chǎng)商(Flexible ASIC Leader™)創(chuàng)意電子(Global Unichip Corp.,GUC)與高度創(chuàng)新的fabless Soc – centric IC芯片設(shè)計(jì)公司, 信驊科技(ASPEED Technology, Inc.)采用業(yè)界第一個(gè)以臺(tái)積電公司40nm低功耗(Low Power,LP)工藝節(jié)點(diǎn)的DDR3/4 PHY,大幅加速了一遠(yuǎn)程管理控制器的系統(tǒng)設(shè)計(jì), 此控制器用于服務(wù)器及桌面虛擬化。   創(chuàng)意電子的DDR 3/4 PHY為業(yè)
  • 關(guān)鍵字: 創(chuàng)意電子  ASIC  DDR  

電子元件封裝術(shù)語(yǔ)大全

  •   1、BGA(ball grid array)   球形觸點(diǎn)陳列,表面貼裝型封裝之一。在印刷基板的背面按陳列方式制作出球形凸點(diǎn)用 以 代替引腳,在印刷基板的正面裝配LSI 芯片,然后用模壓樹(shù)脂或灌封方法進(jìn)行密封。也 稱(chēng)為凸 點(diǎn)陳列載體(PAC)。引腳可超過(guò)200,是多引腳LSI 用的一種封裝。 封裝本體也可做得比QFP(四側(cè)引腳扁平封裝)小。例如,引腳中心距為1.5mm 的360 引腳 BGA 僅為31mm 見(jiàn)方;而引腳中心距為0.5mm 的304 引腳QFP 為40mm 見(jiàn)方。而且BGA 不 用擔(dān)心
  • 關(guān)鍵字: 元件封裝  ASIC  BQFP  

華虹宏力攜手硅視覺(jué),在其0.11微米技術(shù)平臺(tái)上共推硅驗(yàn)證智能藍(lán)牙射頻IP

  •   世界領(lǐng)先的8英寸純晶圓代工廠(chǎng)之一,上海華虹宏力半導(dǎo)體制造有限公司(以下簡(jiǎn)稱(chēng)“華虹宏力”),與硅視覺(jué)技術(shù)有限公司(以下簡(jiǎn)稱(chēng)“硅視覺(jué)”),一家領(lǐng)先的知識(shí)產(chǎn)權(quán)(IP)提供商,提供高性能、低功率射頻知識(shí)產(chǎn)權(quán),今天宣布攜手合作,在華虹宏力0.11微米混合信號(hào)/射頻技術(shù)平臺(tái)上推出了藍(lán)牙低功耗IP。這款通過(guò)硅驗(yàn)證的IP已被授權(quán)給一家客戶(hù),該客戶(hù)應(yīng)用藍(lán)牙技術(shù)開(kāi)發(fā)了無(wú)線(xiàn)鍵盤(pán)鼠標(biāo)等人機(jī)接口設(shè)備。為滿(mǎn)足集成藍(lán)牙模塊的無(wú)線(xiàn)MCU需求,接下來(lái)將很快在華虹宏力射頻嵌入式非易失性存儲(chǔ)
  • 關(guān)鍵字: 華虹  宏力  射頻  IP  
共1311條 25/88 |‹ « 23 24 25 26 27 28 29 30 31 32 » ›|

asic ip介紹

您好,目前還沒(méi)有人創(chuàng)建詞條asic ip!
歡迎您創(chuàng)建該詞條,闡述對(duì)asic ip的理解,并與今后在此搜索asic ip的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473