首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> ai for eda

ai for eda 文章 最新資訊

Google投入自家AI芯片 期望發(fā)揮帶頭角色

  •   日前Google針對資料中心市場推出自家晶片Tensor Processing Unit (TPU),專門應付處理大量數(shù)據(jù)需求。評論指出,Google之所以推出該技術(shù),主要出發(fā)點在于追求效能、降低耗能與帶領(lǐng)其他業(yè)者一同加入打造TPU的行列。   據(jù)Network World報導,過去由IBM大型主機與升陽(Sun)伺服器處理的資料中心工作量自從受到諸如Google等云端業(yè)者帶動后,更讓英特爾(Intel)的PC硬體將其普及化,不過,日前Google公布自家TPU效能與架構(gòu)詳細研究報告后,上述情況恐將
  • 關(guān)鍵字: Google  AI  

你身邊的同聲傳譯 東芝AI技術(shù)助你輕松游遍全世界

  •   試想一下,我們在高速公路上使用GPS導航時,我們更愿意口述目的地還是手動輸入目的地?未來,語音將極大程度上代替鍵盤,成為我們與計算機交流的主要方式?! ‰S著深度學習、大數(shù)據(jù)以及云計算在語音識別中的廣泛應用,語音識別的技術(shù)得到了長足的進展,在此方面有多年經(jīng)驗的東芝綜合運用其先進的語音、圖像識別技術(shù)并綜合云計算服務,開發(fā)出能夠助力人與人交流的AI技術(shù)——“RECAIUS?”?! |芝產(chǎn)業(yè)信息通信技術(shù)ICT解決方案公司負責“RECAIUS?”項目研發(fā)的梅木秀雄介紹說:“為了實現(xiàn)人與AI安心、舒適、協(xié)調(diào)共存,
  • 關(guān)鍵字: 東芝  AI  

基于VHDL語言為核心的EDA技術(shù)在醫(yī)學中的應用

  • VHDL超高速集成電路硬件描述語言是隨著集成電路系統(tǒng)化和高度集成化逐步發(fā)展起來的,是一種用于數(shù)字系統(tǒng)設(shè)計、測試,面向多領(lǐng)域、多層次的IEEE標準硬件描述語言。
  • 關(guān)鍵字: VHDL  Max+PlusⅡ  EDA  

安防廠商如何在AI時代重塑核心競爭力

  •   一千個安防企業(yè)有一千種生存之道,但是他們的創(chuàng)新和發(fā)展一定離不開市場的熱點、行業(yè)的必然趨勢。正如現(xiàn)階段的安防行業(yè),人們對AI 津津樂道,安防企業(yè)也在不斷尋找AI與安防產(chǎn)品和技術(shù)更好的融合。“AI+安防”才剛剛開始,作為安防企業(yè)應該在這片新領(lǐng)域中重塑核心競爭力呢?把握這些很關(guān)鍵!   發(fā)揮技術(shù)優(yōu)勢,大刀闊斧進行創(chuàng)新   目前的人工智能算法大都基于深度學習實現(xiàn),深度學習訓練神經(jīng)網(wǎng)絡模型是基于海量的訓練集,同時需要訓練集中的數(shù)據(jù)具有多樣性和完備性。而安防行業(yè)最大的資源就是海量高清的
  • 關(guān)鍵字: 安防  AI  

選擇正確的FPGA設(shè)計工具

  • 在綜合和仿真方面,EDA供應商是公認的專家;而在物理設(shè)計和硬件驗證方面,只有FPGA廠商能設(shè)計和提供為芯片專門優(yōu)化的后端工具。我們的經(jīng)驗是借助于領(lǐng)先EDA供應商的專業(yè)技術(shù)使FPGA設(shè)計工具套件為用戶提供更高的價值。
  • 關(guān)鍵字: FPGA  EDA  

EDA中的車載DVD位控主要VHDL源程序

基于FPGA的鍵盤掃描模塊的設(shè)計

  • 在嵌入式計算機系統(tǒng)中,鍵盤是最基本的人機交互輸入設(shè)備。除了使用通用的標準鍵盤外,實際工程應用中更需要進行單獨設(shè)計并購程專用的各種小鍵盤。隨著EDA(電子設(shè)計自動化)技術(shù)的迅速發(fā)展,利用FPGA來實現(xiàn)各種數(shù)字電路將是非常經(jīng)濟和便利的。文中介紹鍵盤掃描模塊地實現(xiàn)原理,闡迷了一種基于FPGA的鍵盤掃描模塊的實現(xiàn)方法。
  • 關(guān)鍵字: 健盤掃描  嵌入式系統(tǒng)  抖動  FPGA  EDA  

mcu,DSP,PLD/EDA的介紹/比較/分析

多種EDA工具的FPGA協(xié)同設(shè)計

  • 在FPGA開發(fā)的各個階段,市場為我們提供了很多優(yōu)秀的EDA工具。面對眼花繚亂的EDA工具,如何充分利用各種工具的特點,并規(guī)劃好各種工具的協(xié)同使用,對FPGA開發(fā)極其重要。本文將通過開發(fā)實例“帶順序選擇和奇偶檢驗的串并數(shù)據(jù)轉(zhuǎn)換接口”來介紹基于多種EDA工具——QuartusII、FPGA CompilerII、Modelsim——的FPGA協(xié)同設(shè)計。
  • 關(guān)鍵字: FPGA;EDA;協(xié)同設(shè)計  

嵌入式系統(tǒng)設(shè)計的三個層次

  •   一、嵌入式系統(tǒng)設(shè)計方法變化的背景  嵌入式系統(tǒng)設(shè)計方法的演化總的來說是因為應用需求的牽引和IT技術(shù)的推動?! ‰S著微電子技術(shù)的不斷創(chuàng)新和發(fā)展,大規(guī)模集成電路的集成度和工藝水平不斷提高。硅材料與人類智慧的結(jié)合,生產(chǎn)出大批量的低成本、高可靠性和高精度的微電子結(jié)構(gòu)模塊,推動了一個全新的技術(shù)領(lǐng)域和產(chǎn)業(yè)的發(fā)展。在此基礎(chǔ)上發(fā)展起來的器件可編程思想和微處理(器)技術(shù)可以用軟件來改變和實現(xiàn)硬件的功能。微處理器和各種可編程大規(guī)模集成專用電路、半定制器件的大量應用,開創(chuàng)了一個嶄新的應用世界,以至廣泛影響著并在逐步改變著人
  • 關(guān)鍵字: 嵌入式系統(tǒng)  EDA  

大數(shù)據(jù)重塑新芯片架構(gòu) AI處理器尋求突破

  •   業(yè)界共同的愿景是開發(fā)一款人工智能(AI)處理器,它可為神經(jīng)網(wǎng)絡處理訓練與推理等任務,甚至可能出現(xiàn)一些新的自我學習技術(shù);這種AI處理器還必須能透過大規(guī)模的平行化方式提供強大的性能,同時具有高功效且易于編程...   由亞馬遜(Amazon)、Google和Facebook等網(wǎng)絡巨擘所收集的大量數(shù)據(jù)集,正推動處理這些巨量數(shù)據(jù)的新芯片復興。預計在六月底的年度計算機架構(gòu)大會上將亮相其中兩項最新成果。   史丹佛大學(StanfordUniversity)的研究人員將介紹一種可重配置處理器—&m
  • 關(guān)鍵字: AI  處理器  

基于CPLD的電子秤邏輯接口設(shè)計

  • 借助EDA工具軟件設(shè)計了一個邏輯控制部件,解決了CPU尋址空間不足、接口功能不全等問題。此基于CPLD的可重構(gòu)硬件數(shù)字平臺具有可移植性,使CPU對外接器件近似透明,在更換其他類型CPU后,僅做少量軟件和硬件修改即可升級成為新系統(tǒng)。
  • 關(guān)鍵字: 邏輯控制  EDA  CPLD  電子秤  

基于EDA技術(shù)的FPGA設(shè)計

  • 對傳統(tǒng)電子系統(tǒng)設(shè)計方法與現(xiàn)代電子系統(tǒng)設(shè)計方法進行了比較,引出了基于EDA技術(shù)的現(xiàn)場可編程門陣列(FPGA)電路,提出現(xiàn)場可編程門陣列(FPGA)是近年來迅速發(fā)展的大規(guī)??删幊虒S眉呻娐罚ˋSIC),在數(shù)字系統(tǒng)設(shè)計和控制電路中越來越受到重視。介紹了這種電路的基本結(jié)構(gòu)、性能特點、應用領(lǐng)域及使用中的注意事項。對基于EDA技術(shù)的FPGA進行了展望。指出EDA技術(shù)將是未來電子產(chǎn)品設(shè)計技術(shù)發(fā)展的主要方向。
  • 關(guān)鍵字: 自動化設(shè)計  EDA  FPGA  

采用EDA或FPGA實現(xiàn)IP保護

  • 提出一種結(jié)合電子設(shè)計自動化(Electronic Design Automation,簡稱EDA)軟件和FPGA的IP核保護機制。通過在EDA工具中加入保護機制防止設(shè)計者非授權(quán)使用IP核,在FPGA中加入保護機制防止設(shè)計被非法復制、竊取或篡改。
  • 關(guān)鍵字: IP保護  EDA  FPGA  

基于IP核的數(shù)字電路綜合實驗

  • 目前IP core以及IP core的運用是行業(yè)技術(shù)發(fā)展的一大趨勢。對EDA技術(shù)實驗教學中的IP core的綜合運用進行了探討。所給出的例子都是利用Xilinx的ISE軟件,在其FPGA(SPARTAN3A and SPARTAN3AN系列)芯片上實現(xiàn)了的。文中所討論的基本要點,對初學者如何理解設(shè)計重用和運用IP core來進行綜合型實驗設(shè)計是有所幫助的。
  • 關(guān)鍵字: IP核  綜合實驗  EDA  
共3652條 206/244 |‹ « 204 205 206 207 208 209 210 211 212 213 » ›|

ai for eda介紹

您好,目前還沒有人創(chuàng)建詞條ai for eda!
歡迎您創(chuàng)建該詞條,闡述對ai for eda的理解,并與今后在此搜索ai for eda的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473