現(xiàn)場可編程門陣列(fpga) 文章 最新資訊
基于AD9957的USB側音測距信號發(fā)生器設計

- 0 引言 隨著我國航天技術的不斷進步,深空測距技術受到越來越多的關注。在深空測距系統(tǒng)中,中頻信號發(fā)生器對系統(tǒng)性能有著重要的意義。在USB(統(tǒng)一S頻段)系統(tǒng)中,原有的模擬電路實現(xiàn)的發(fā)射模塊存在性能不完善、輸入動態(tài)范圍小、可控性能差、不能適應中心頻率大范圍變化、體積大等問題,為了解決上述問題,可在一個標準化通用數字調制信號發(fā)生器的平臺上,通過外圍的控制電路,實現(xiàn)對載波中心頻率、輸出功率、調相指數、測距音通/斷控制等參數的改變。 以軟件無線電思想為核心,基于PLD(可編程邏輯器件)的通用調制信號
- 關鍵字: 測距 模擬電路 USB 無線電 FPGA
基于TMS320C6205的信號采集處理系統(tǒng)

- 0引言 典型的DSP(數字信號處理器)內部采用改進的哈佛結構和流水線技術,可以在單指令周期內完成乘加運算,具有較高的處理能力。一個典型的基于DSP的信號采集處理系統(tǒng),通常由DSP、A/D轉換器、存儲器和相應的接口電路組成,大都做成PCI(外設部件互連)接口插卡形式和主控計算機一起工作。各種控制信息通過PCI發(fā)送給DSP,采集處理后的結果再通過PCI接口發(fā)送回主控計算機。PCI接口部分一般需要采用接口芯片來完成,這樣會顯著增加系統(tǒng)的設計調試難度,并使成本增加。而選用本身帶有PCI接口的DSP處理芯
- 關鍵字: DSP TMS320C6205 信號采集 處理器 FPGA
基于DSP的信號采集處理系統(tǒng)
- 電子產品世界,為電子工程師提供全面的電子產品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
- 關鍵字: DSP TMS320C6205 FPGA 信號采集 處理器
高速數字隔離型串行ADC及其工程應用

- 1.引言 目前,逆變器在很多領域有著越來越廣泛地應用。對逆變器的研究具有十分重要的意義和廣闊的工程應用前景。常見逆變技術的控制方法大致分為開環(huán)控制的載波調制方法和閉環(huán)控制的跟蹤控制方法。跟蹤控制方法屬于閉環(huán)控制,閉環(huán)反饋中的檢測環(huán)節(jié)需要與高壓主電路相互隔離,避免高壓側電磁噪聲對控制電路的竄擾。高性能的跟蹤型逆變器對反饋量的實時性要求很高,因此要求反饋環(huán)節(jié)具有高速隔離傳輸模擬信號的能力。 目前,最常用的隔離技術可以分為線性隔離和數字隔離。線性隔離器存在溫度漂移、線性度差,魯棒
- 關鍵字: 逆變器 隔離 FPGA SPWM ADC
NI LabVIEW軟件平臺用智能多核加速了設計與測試

- NI 隆重發(fā)布了可應用于控制、測試及嵌入式系統(tǒng)開發(fā)的圖形化系統(tǒng)設計平臺的最新版本 -- LabVIEW 8.6。得益于 LabVIEW 軟件平臺天生并行的圖形化編程方式, LabVIEW 8.6版本提供了全新工具幫助工程師和科學家們從多核處理器、現(xiàn)場可編程門陣列 (FPGAs) 及無線通信等商業(yè)技術中獲益。 為了提升性能, LabVIEW 8.6包含了超過1,200個重新優(yōu)化的高級分析函數,在多核系統(tǒng)的控制測試應用中提供更快速、更強大的數學及信號處理功能。視覺應用同樣能從多核系統(tǒng)中獲益,NI 視
- 關鍵字: NI LabVIEW FPGA 多核處理器
采用EEPROM對大容量FPGA芯片數據實現(xiàn)串行加載

- 自大規(guī)?,F(xiàn)場可編程邏輯器件問世以來,先后出現(xiàn)了兩類器件,一類是基于SRAM體系結構的FPGA系列,如XILINX公司的4000系列和最新的Virtex系列;另一類是基于faxtFLASH技術的CPLD器件,如XILINX公司的9500系列和Lattice公司的ispLSxx系列芯片。FPGA具有容量大、設計資源豐富、片內ROM及RAM設計靈活等特點1,但是它們需要在每次上電時進行數據加載。目前實現(xiàn)加載的方法有以下三種:①采用PROM并行加載;②采用專用SROM串行加載;③采用單片機控制實現(xiàn)加載。
- 關鍵字: FPGA XILINX CPLD 數據加載 EEPROM
基于AD9957的USB側音測距信號發(fā)生器設計

- 0 引言 隨著我國航天技術的不斷進步,深空測距技術受到越來越多的關注。在深空測距系統(tǒng)中,中頻信號發(fā)生器對系統(tǒng)性能有著重要的意義。在USB(統(tǒng)一S頻段)系統(tǒng)中,原有的模擬電路實現(xiàn)的發(fā)射模塊存在性能不完善、輸入動態(tài)范圍小、可控性能差、不能適應中心頻率大范圍變化、體積大等問題,為了解決上述問題,可在一個標準化通用數字調制信號發(fā)生器的平臺上,通過外圍的控制電路,實現(xiàn)對載波中心頻率、輸出功率、調相指數、測距音通/斷控制等參數的改變。 以軟件無線電思想為核心,基于PLD(可編程邏輯器件)的通用調制信號
- 關鍵字: 測距 PLD USB D/A FPGA
Altera FPGA開發(fā)板為XLoom提供誤碼率測試環(huán)境
- 進一步展示其FPGA靈活性和通用性,Altera公司宣布,XLoom通信公司采用Stratix® II GX FPGA信號完整性開發(fā)套件來提供獨特的誤碼率(BER)測試環(huán)境。和傳統(tǒng)的BER測試設備相比,Altera基于FPGA的開發(fā)板支持XLoom以更高的性價比來測試芯片級光電互聯(lián)模塊。這一獨特的測試環(huán)境更貼近實際的客戶狀態(tài),同時進一步節(jié)省了空間,降低了功耗。 傳統(tǒng)的BER測試儀成本高達100,000美元,而Stratix II GX FPGA信號完整性開發(fā)套件在這方面的成本節(jié)省了90%
- 關鍵字: Altera FPGA 開發(fā)套件 XLoom
Actel推出Libero集成開發(fā)環(huán)境 8.4
- Actel公司宣布其Libero® 集成開發(fā)環(huán)境 (IDE) 增添全新的功耗優(yōu)化和增強的設計創(chuàng)建功能。全新的Libero IDE 8.4針對基于 Flash的IGLOO®、IGLOO PLUS和 ProASIC®3L現(xiàn)場可編程門陣列 (FPGA),提供由1.14V至 1.575V的FPGA內核工作電壓范圍,為設計人員提供額外的內核電壓選擇,以實現(xiàn)更低的功耗。新版本Libero IDE改進了SmartPower功耗分析工具,便于比較同一設計的多種設計實現(xiàn)和器件不同工作條件下的狀況
- 關鍵字: Actel IDE Libero FPGA 集成開發(fā)環(huán)境
Altera在40nm:抖動、信號完整性、功耗和工藝達到最佳的收發(fā)器
- 1. 引言 在摩爾定律的推動下,半導體行業(yè)技術發(fā)展非常迅速,集成電路晶體管數量每兩年翻倍,對器件或者系統(tǒng)之間的通信鏈路數據速率要求越來越高。而工藝節(jié)點的減小又促進了摩爾定律。減小體積可以在單位邏輯中容納更多的功能,提高工作速率、邏輯密度和集成度,同時降低了。通常采用高級設計方法和工藝技術來提高數據速率,支持固網和無線通信、計算機、存儲、軍事應用以及廣播電子系統(tǒng)發(fā)送接收大量數據,以滿足不斷增長的數據傳輸和帶寬要求。 微處理器和FPGA等前沿產品采用了65-nm工藝技術。這些產品的后續(xù)型號將采
- 關鍵字: 半導體 FPGA 微處理器 I/O
現(xiàn)場可編程門陣列(fpga)介紹
您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
熱門主題
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
