新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于Xtensa的ASIP開發(fā)流程研究

基于Xtensa的ASIP開發(fā)流程研究

作者:徐欣鋒 中國科學院微電子研究所專用集成電路與系統(tǒng)研究室 時間:2009-06-15 來源:電子產品世界 收藏

本文引用地址:http://www.2s4d.com/article/95269.htm

  (1) 對處理器的進行配置的同時,設計者可以在中實時看到每一次調整對性能產生的影響,如圖3。

  (2) 工具可以完全自動地分析應用程序生成相應的指令擴展。設計人員只需輸人利用標準ANSI C/C++設計的原始算法,便可以根據內置的配置選項完全自動化地產生多種TIE指令組合供設計者折中選擇。

  (3) 使用自定義的FLIX指令,它包括七種不同的64位指令字格式以及高達8個并行操作指令槽。FLIX提供VLIW風格的并行執(zhí)行功能卻沒有VLIW處理器會發(fā)生的“代碼膨脹”現(xiàn)象。

  (4) 可以根據最終的配置和指令系統(tǒng)(包括設計者自定義的TIE擴展指令)評估功耗指標。

  基于開發(fā)工具的設計流程

  本項目目標是設計一款實現(xiàn)低功耗無損壓縮的嵌入式ASIP。首先,經過比較從眾多壓縮算法中選擇了簡單高效的FELICS算法[11];然后開發(fā)算法的C++代碼進行實際圖像壓縮實驗。試驗結果:FELICS對12幅目標圖像的平均無損壓縮比為2.7:1,滿足本項目要求。之后的工作就是根據圖2流程實現(xiàn)針對FELICS算法的ASIP設計。



評論


相關推薦

技術專區(qū)

關閉