新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 用內部邏輯分析儀調試FPGA(08-100)

用內部邏輯分析儀調試FPGA(08-100)

——
作者:Brian Caslis 萊迪思半導體公司 時間:2009-02-25 來源:電子產(chǎn)品世界 收藏

  為了調試找到這種數(shù)據(jù)需要尋找值的時序,再找特殊值,然后結束序列,最后在捕獲數(shù)據(jù)前數(shù)時鐘的數(shù)目。為了理解是如何做的,必須查看具體的實現(xiàn)過程。的Reveal硬件調試器使用觸發(fā)單元和觸發(fā)表示以決定觸發(fā)點。觸發(fā)單元是一個比較器,觸發(fā)表示允許觸發(fā)單元和序列值組合在一起。

本文引用地址:http://www.2s4d.com/article/91697.htm

  對于這個SDI實例,用3個觸發(fā)單元來定義EAV和SAV序列,另外的觸發(fā)單元用于線數(shù),最后在發(fā)現(xiàn)數(shù)據(jù)前的一個計數(shù)聲明用于等待。觸發(fā)建立的實例如圖3所示。這個設置可以用來尋找任何要求的線數(shù)和像素,因為線數(shù)觸發(fā)的值和計數(shù)可以動態(tài)地改變。

 

  圖3 觸發(fā)設置的實例

  結論

  工程師將繼續(xù)使用外部,因為用它分析系統(tǒng)級功能時是很有價值的。但是用于內部調試需要連接到電路板,信號的數(shù)目受到了限制。而內部在可用信號數(shù)目方面提供了很大的自由度,但是在觸發(fā)邏輯和跟蹤存儲器方面受到約束。然而小心地使用觸發(fā)選項使內部在精確的時間開始捕獲數(shù)據(jù),要最大化可用的資源。這個例子中,需要分析在SDI視頻信號里特殊的像素(線和字)的復雜實現(xiàn)被分解成簡單的元素,這種方法提高了效率。這個例子只是瀏覽了內部邏輯分析儀的使用和應用。由于設計復雜性不斷增加,針對功能驗證和調試,內部邏輯分析儀和類似的工具受到了設計者的青睞。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區(qū)

關閉