新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > FPGA與ADSP TS201的總線接口設(shè)計方案

FPGA與ADSP TS201的總線接口設(shè)計方案

作者: 時間:2009-12-13 來源:網(wǎng)絡(luò) 收藏

  1.2 突發(fā)流水線協(xié)議

  因為數(shù)據(jù)總線位寬小于數(shù)據(jù)位寬,那么它只能通過兩次傳輸來完成。但是如果DSP沒有任何指示信號,并不知道當(dāng)前傳輸是高32位數(shù)據(jù),還是低32位數(shù)據(jù),這時候另外一個信號BURST就顯得尤為重要了。

  引腳BRST可以用來指示多個傳輸過程合成一個傳輸過程,圖2是DSP通過32位數(shù)據(jù)總線寫64位數(shù)據(jù)時序圖。

DSP通過32位數(shù)據(jù)總線寫64位數(shù)據(jù)時序圖

  由圖2可以看出,數(shù)據(jù)傳輸機(jī)制與普通流水協(xié)議相同,只多了一個BRST指示信號,它與地址1同時有效,表示本次數(shù)據(jù)沒有傳輸完畢,下次要傳輸?shù)臄?shù)據(jù)與本次傳輸?shù)臄?shù)據(jù)是一個整體,即BRST有效時傳輸是低32位數(shù)據(jù),無效時傳輸?shù)氖歉?2位數(shù)據(jù),這樣就實(shí)現(xiàn)了在32位數(shù)據(jù)總線上傳輸64位數(shù)據(jù),如果沒有BRST信號,該過程會被認(rèn)為是2次32位傳輸。

  同理,如果用32位數(shù)據(jù)總線傳輸128位數(shù)據(jù),在傳輸前3個32位數(shù)據(jù)的時候,BRST信號有效,傳輸最后一個32位數(shù)據(jù)BRST無效。

  注意:使用流水協(xié)議時,流水深度由傳輸類型(讀數(shù)據(jù)還是寫數(shù)據(jù))決定。在寫數(shù)據(jù)傳輸中,流水深度固定為1;在讀數(shù)據(jù)傳輸中,流水線深度可由用戶編程決定,即由系統(tǒng)配置寄存器SYSCON決定,在1~4之間可變。

  2

  由于DSP的協(xié)議是相對固定的,只需按照協(xié)議進(jìn)行即可,下面以DSP訪問FPGA內(nèi)部寄存器為例詳細(xì)介紹。筆者建議采用同步,主要信號、輸出信號都由時鐘沿驅(qū)動,可以有效避免毛刺。

  為了使所設(shè)計的模塊通用化,可設(shè)流水深度、數(shù)據(jù)總線位寬、寄存器位寬、寄存器地址可設(shè)。筆者建議采用參數(shù)化設(shè)計,使用參數(shù)傳遞語言GENERIC將參數(shù)傳遞給實(shí)體,在實(shí)體內(nèi)部使用外if…else結(jié)構(gòu),這樣在一個程序中可以包含各種情況,但不會增加邏輯的使用量。下面以個別情況為例,詳細(xì)介紹。



關(guān)鍵詞: FPGA ADSP TS201 總線接口 設(shè)計

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉