新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 一種基于FPGA的NoC驗證平臺的構建

一種基于FPGA的NoC驗證平臺的構建

作者: 時間:2010-05-10 來源:網(wǎng)絡 收藏

在相同的流量模型-均勻地址

  3)誤碼統(tǒng)計 表l給出了誤碼個數(shù)統(tǒng)計表,這里所設計的是有保障服務,因此,在運行過程中并不產(chǎn)生誤碼。驗證結果與實際設計相一致。

誤碼個數(shù)統(tǒng)計表

  4 結束語

  本文提出了一種基于。詳細討論了該硬件平臺和NoC軟件的基本功能,并闡述了TG/R,MPU,MPI以及NoC軟件的可重用性等特點。通過一個實例仿真驗證的結果說明了該的基本功能和優(yōu)越性。目前正在開發(fā)不同參數(shù)化的流量模型,以便將該平臺用于對各種不同NoC的驗證。


上一頁 1 2 3 4 5 下一頁

關鍵詞: FPGA NoC 驗證平臺

評論


相關推薦

技術專區(qū)

關閉