新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 基于TI達芬奇技術的高速網絡攝像機設計方案

基于TI達芬奇技術的高速網絡攝像機設計方案

作者: 時間:2012-07-23 來源:網絡 收藏
25px 宋體, arial; TEXT-TRANSFORM: none; COLOR: rgb(0,0,0); TEXT-INDENT: 0px; WHITE-SPACE: normal; LETTER-SPACING: normal; BACKGROUND-COLOR: rgb(255,255,255); orphans: 2; widows: 2; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">基于TI達芬奇技術的高速網絡攝像機設計方案

  VPFE模塊主要用于捕獲視頻信號,也可以直接從前端輸入已有的視頻信號。VPFE輸入接口有1個CCD控制器(CCDC)、1個預處理器、柱狀模塊、自動曝光/白平衡/聚焦模塊(H3A)和寄存器組成。CCDC可以與視頻解碼器、CMOS傳感器或電荷耦合裝置連接;預處理器是一個實時的圖像處理器,它把來自CMOS或CCD的原始圖像從RGB轉變?yōu)閅UV422的編碼;柱狀模塊和H3A模塊實現基于原始圖像信息的硬件操作。

  VPBE輸出接口由1個OSD引擎和1個視頻編碼器組成。OSD引擎能夠顯示兩組獨立的視頻窗口或兩組獨立的OSD窗口,還可以以2個視頻窗口、1個OSD窗口和一個屬性窗口的形式顯示。OSD用于在視頻圖像上疊加音量,圖標等位圖或圖像信息。視頻編碼模塊提供數字輸出和模擬輸出。數字輸出支持24bitRGB888格式、8/16bit BT.656以及具有獨立的水平和垂直同步功能的CCIT.601輸出;模擬輸出支持4路10bit DAC,均工作于54 MHz,支持復合NTSC/PAL、S端子和分量視頻。

3 系統硬件設計

  系統硬件結構如圖4所示,本系統選擇以TMS320DM365為嵌入式處理器,外圍電路包括有音頻、視頻信號采集電路,以太網絡電路,電源接口,JTFAG,UART,NAND Flash,SD卡,DDR2,USB2.0 OTG以及I2C。

  

基于TI達芬奇技術的高速網絡攝像機設計方案

  系統的信息處理流程主要分為圖像的獲取、圖像的處理傳輸以及圖像的顯示3部分。本系統中,前端攝像頭負責圖像的捕捉,將獲取的未經壓縮處理的圖像信號傳輸至電路板中通過TMS320DM365芯片進行壓縮處理以及SD卡的相應存儲,再由以太網接口或其他接口將處理過圖像進行傳輸,在遠端監(jiān)視器上將圖像進行顯示。

  本系統的視頻采集模塊采用TVP5146。傳統NTSC/PAL攝像頭的輸出信號格式為模擬信號,由于TMS320DM365的視頻輸入信號是通過VPFE的CCDC以ITU-R BT.601/BT.656格式進行輸入的,所以首先需要通過視頻前段濾波放大器OPA361對采集到的模擬信號進行放大,經過視頻解碼芯片TVPS146將模擬信號進行圖像的抗混疊濾波預處理、模擬數字化轉換及亮度/色度、水平/垂直同步信號的分離,實現模擬視頻信號轉換為數字并行信號BT.656碼流格式,隨后通過2個12位2選1的FET多路復用器對4路視頻信號選擇1路作為輸入從而完成VPFE的視頻輸入工作。 TVP5146是一種高性能單片數字視頻解碼器,它可將所有常見的基帶模擬視頻信號,例如NTSC,PAL,SECAM混合信號數字化并解碼為數字視頻信號。該解碼器還包括了具有模擬預處理功能的4路10位30MSPS的模數轉換器。高達10組的視頻輸入終端可以用來配置作為RGB,YPbPr,CVBS分量信號或者S端子視頻輸入。

  網絡控制模塊主要包括EMAC模塊和MDIO模塊,原理圖如圖5所示。

  

基于TI達芬奇技術的高速網絡攝像機設計方案



關鍵詞: TI 達芬奇技術 高速 網絡攝像機

評論


相關推薦

技術專區(qū)

關閉