新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 利用低抖動LVPECL扇出緩沖器增加時鐘源的輸出數

利用低抖動LVPECL扇出緩沖器增加時鐘源的輸出數

作者: 時間:2012-12-07 來源:網絡 收藏

4. 將ADCLK948/PCBZ的差分輸出OUT2/OUT2與高速示波器相連。有關1 GHz輸出的典型波形,請參見圖4。

利用低抖動LVPECL扇出緩沖器增加時鐘源的輸出數

利用低抖動LVPECL扇出緩沖器增加時鐘源的輸出數

相位噪聲和抖動測量

1. 重復“邏輯電平測量”部分的第1至第4步。

2. 將ADCLK948/PCBZ未使用的CLK2輸出端與50 Ω負載相連(見圖5)。

3. 通過一條SMA電纜將CLK2輸出端與信號源分析儀相連(見圖5)。

4. 測量信號的抖動性能。

圖6顯示了ADF4351輸出端的相位噪聲,均方根抖動為325.7 fs。圖7顯示了ADCLK948輸出端的相位噪聲。均方根抖動為330.4 fs。

ADCLK948的加性抖動計算如下:√(330.4(sup)2(/sup) - 325.7(sup)2(sup)) = 55.5 fs rms。ADCLK948數據手冊中的額定值為75 fs rms。

利用低抖動LVPECL扇出緩沖器增加時鐘源的輸出數

利用低抖動LVPECL扇出緩沖器增加時鐘源的輸出數

利用低抖動LVPECL扇出緩沖器增加時鐘源的輸出數


上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉