基于JK觸發(fā)器的12歸1計數器的設計與實現(xiàn)
4 同步計數/同步置1法的設計
這種方法的計數器的狀態(tài)由JK觸發(fā)器的J、K端直接決定??筛鶕嫈禒顟B(tài)表得出J3驅動方程的卡偌圖,具體如圖3所示。
根據圖3所示的卡偌圖,可得出如下方程:
根據上述計數方程,再利用邏輯門電路,就可以設計出如圖4所示的電路,從而實現(xiàn)十二歸一計數器。
5 結束語
同步時序電路和異步時序電路設計的不同之處在于其進位時,同步時序電路由于有統(tǒng)一的時鐘脈沖,故其進位時刻為低位全部變?yōu)?的時候;而異步時序電路進位時,則依靠低一位由l變到0時向高位提供觸發(fā)脈沖而使高位改變狀態(tài),所以,它的高位時鐘端接在低一位的輸出端。
同步置1和異步置1的不同之處在于:同步置l要等到脈沖到來時才能翻轉,所以,它在計數到12時就可以翻轉;而異步置1時,只要滿足條件就可以置1,所以,它們的置1時刻是計數到13的時候翻轉。
JK觸發(fā)器是數字電路的基本邏輯記憶單元,利用該觸發(fā)器可以實現(xiàn)12歸1的方法,同時也可以更加深入的理解其功能及同步與異步的區(qū)別。
評論