數(shù)字鐘實(shí)驗(yàn)電路的設(shè)計(jì)與仿真
2.3 時間計(jì)數(shù)器
計(jì)數(shù)器是一種計(jì)算輸入脈沖的時序邏輯網(wǎng)絡(luò),被計(jì)數(shù)的輸入信號就是時序網(wǎng)絡(luò)的時鐘脈沖,它不僅可以計(jì)數(shù)而且還可以用來完成其它特定的邏輯功能,如測量、定時控制、數(shù)字運(yùn)算等等。
本部分的設(shè)計(jì)仍采用74LS160作為時間計(jì)數(shù)器來實(shí)現(xiàn)時間計(jì)數(shù)單元的計(jì)數(shù)功能。時間計(jì)數(shù)器由秒個位和秒十位計(jì)數(shù)器、分個位和分十位計(jì)數(shù)器、時個位和時十位計(jì)數(shù)器構(gòu)成。
數(shù)字鐘的計(jì)數(shù)電路的設(shè)計(jì)可以用反饋清零法,當(dāng)計(jì)數(shù)器正常計(jì)數(shù)時反饋門不起作用,只有當(dāng)進(jìn)位脈沖到來時,反饋信號將計(jì)數(shù)電路清零,實(shí)現(xiàn)相應(yīng)模的循環(huán)計(jì)數(shù)。
2.3.1 分(秒)計(jì)數(shù)器
分(秒)計(jì)數(shù)器均為60進(jìn)制計(jì)數(shù),如圖4所示。它們的個位用十進(jìn)制計(jì)數(shù)器74LS160構(gòu)成,無需進(jìn)制轉(zhuǎn)換,信號輸入端CLK與1 Hz秒信號相連,進(jìn)位輸出作為十位的計(jì)數(shù)輸入信號。十位采用反饋清零法將十進(jìn)制計(jì)數(shù)器74LS160變成六進(jìn)制計(jì)數(shù)器,因?yàn)榍辶愣藶榈碗娖接行?、所以將QB、QC與非后連接到清零端,即計(jì)數(shù)器的輸出狀態(tài)為“0110”時QB、QC輸出高電平與非后為低電平實(shí)現(xiàn)有效清零并對下一級進(jìn)位。兩級電路組成一位60進(jìn)制計(jì)數(shù)器,其計(jì)數(shù)規(guī)律為00→01→…→58→59→00。當(dāng)秒計(jì)數(shù)滿60后向分個位提供一個進(jìn)位信號,同理當(dāng)分計(jì)數(shù)滿60后向時個位提供一個進(jìn)位信號。本文引用地址:http://www.2s4d.com/article/175776.htm
2.3.2 時計(jì)數(shù)器
時計(jì)數(shù)器為24進(jìn)制計(jì)數(shù),其計(jì)數(shù)規(guī)律是00→01→…→23→00,即當(dāng)數(shù)字運(yùn)行到23時59分59秒時,在下一個秒脈沖的作用下,數(shù)字鐘顯示00時00分00秒。計(jì)數(shù)器的計(jì)數(shù)狀態(tài)轉(zhuǎn)換表如表1所示。
評論