關(guān) 閉

新聞中心

EEPW首頁(yè) > 工控自動(dòng)化 > 設(shè)計(jì)應(yīng)用 > 基于Verilog HDL數(shù)字電位器ADN2850的串口控制

基于Verilog HDL數(shù)字電位器ADN2850的串口控制

作者: 時(shí)間:2009-06-16 來(lái)源:網(wǎng)絡(luò) 收藏

程序分為3個(gè)模塊,分別為復(fù)位rstgen模塊,接收datagen模塊和SPI接口操作spi模塊。24位指令由微機(jī)輸入,經(jīng)接收模塊后輸出1個(gè)24位數(shù)據(jù)和1個(gè)標(biāo)志位,用于SPI接口模塊把數(shù)據(jù)傳入中。
賬 datagen模塊關(guān)鍵程序如下所示(相關(guān)變量聲明省略):


該程序已經(jīng)通過(guò)前仿真,并在Altera公司的EP2C70 FPGA上通過(guò)了驗(yàn)證,達(dá)到了預(yù)期的效果。
5 結(jié) 語(yǔ)
通過(guò)的應(yīng)用,過(guò)程變的很方便。而串口本身連線(xiàn)簡(jiǎn)單占用資源少,應(yīng)用也比較廣泛,所以的串口不失為一種可行的方法。


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉