新聞中心

EEPW首頁 > 手機與無線通信 > 設計應用 > 3GHz~5GHz CMOS超寬帶低噪聲放大器設計

3GHz~5GHz CMOS超寬帶低噪聲放大器設計

作者: 時間:2012-06-01 來源:網絡 收藏

線性度仿真分析:4.2 GHz時雙音輸出頻譜圖如圖10所示。圖中的B1為輸出三階互調失真信號的功率,記為PIMD, B2為輸出基波信號的功率,記為PFind。IIP3表達式為:IIP3=(ΔP/2)+Pin,Pin為輸入功率,設為-40 dBm,?駐P=PFind-PIMD,將圖中數(shù)據(jù)代入公式可得4.2 GHz 時的IIP3值為5.79 dBm。同理,當輸出頻譜為3.6 GHz時,IIP3值為5.61 dBm。經過多個中心頻率測試,最終可得UWB LNA的IIP3的平均值約為5.35 dB,說明電路取得了較好的線性度。

本文引用地址:http://www.2s4d.com/article/154757.htm

本文了一款具有低、高線性度等特性的UWB LNA。提出的LNA基于窄帶PCSNIM結構,并在其

輸入輸出端引入了高階帶通濾波器。仿真結果表明,電路獲得了約為13.5 dB的正向增益和0.875 dB~4.072 dB的系數(shù)。此外,線性度和功耗等性能方面也取得了不錯的效果。


上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉