新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 如何讓7系列FPGA的功耗減半

如何讓7系列FPGA的功耗減半

—— 如何讓7系列 FPGA的功耗減半
作者:Mike Santarin 時(shí)間:2011-12-22 來(lái)源:電子產(chǎn)品世界 收藏

  標(biāo)準(zhǔn)測(cè)試結(jié)果證明一切

本文引用地址:http://www.2s4d.com/article/127295.htm

  雖然競(jìng)爭(zhēng)對(duì)手可能會(huì)辯稱(chēng) 節(jié)點(diǎn)上使用的是以不變應(yīng)萬(wàn)變的方法,堅(jiān)信 7 系列是創(chuàng)新史上的又一里程碑。將各項(xiàng)標(biāo)準(zhǔn)測(cè)試結(jié)果綜合在一起,證明 7 系列是用戶(hù)準(zhǔn)備用實(shí)現(xiàn)的各種應(yīng)用的理想選擇??蛻?hù)既可以通過(guò)下列網(wǎng)址:http://www.xilinx.com/publications/technology/power-advantage/7-seriespower-benchmark-summary.pdf,查閱賽靈思公布的一系列標(biāo)準(zhǔn)測(cè)試結(jié)果,也可訪問(wèn)如下網(wǎng)站:http://s e m i n a r 2 . t e c h o n l i n e . c o m /registration/wcIndex.cgi?sessionID=xilinx_jun1411,觀看 TechOnline 網(wǎng)絡(luò)研討會(huì)。

  

 

 

  

 

  圖 5:Xpower Estimator (XPE) 工具可以讓設(shè)計(jì)小組更好地評(píng)估賽靈思的功耗特性,并與同類(lèi)競(jìng)爭(zhēng)產(chǎn)品進(jìn)行比較

  圖中文字:

  實(shí)際硬件標(biāo)準(zhǔn)測(cè)試結(jié)果

  靜態(tài)功耗:3.6W

  總功耗:6.5W

  靜態(tài)功耗:0.9W

  總功耗:3.1W

  采用同樣的參考設(shè)計(jì)。

  首款 芯片證實(shí)可將功耗降低 50% 以上

  Kintex-7功耗估計(jì)器估計(jì)結(jié)果

  與估計(jì)器工具測(cè)得的結(jié)果緊密關(guān)聯(lián)

  掌握工具

  最新版 XPE 功耗估計(jì)器工具(即 13.2 版)(圖 5)提供了反映近期 7 系列產(chǎn)品變動(dòng)的最新數(shù)據(jù)。該版本還提供重新架構(gòu)的 GTP 和 GTH 收發(fā)器的較低功耗數(shù)據(jù)。根據(jù)普遍的需要,該版本的工具還為客戶(hù)提供了必要的最高功耗數(shù)據(jù),便于他們進(jìn)行最?lèi)毫忧闆r下的電源和熱性能設(shè)計(jì)。

fpga相關(guān)文章:fpga是什么



上一頁(yè) 1 2 3 4 5 6 7 下一頁(yè)

關(guān)鍵詞: 賽靈思 FPGA 28nm

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉