新聞中心

EEPW首頁 > 技術方案 > Intersil集成化開關穩(wěn)壓器簡化電源設計

Intersil集成化開關穩(wěn)壓器簡化電源設計

作者:Tu Bui 時間:2011-10-13 來源:電子產(chǎn)品世界 收藏

  驅動電路的上升和下降時間約為3ns,在EMI噪聲和功耗之間達到了最佳平衡。非重疊時間、高邊和低邊MOS的開/關轉換時間(或稱死區(qū)時間)都得到很好控制,以免出現(xiàn)直通現(xiàn)象。在LX到PGND管腳之間,不需要另外使用肖特基二極管來提高效率。開關波形請見圖3a和圖3b。

本文引用地址:http://www.2s4d.com/article/124443.htm

  

 

  圖3a. LX 開關波形(降壓)

  

 

  圖3b. LX開關波形(升壓)

  斷續(xù)模式與連續(xù)模式

  可供設計人員選擇的集成穩(wěn)壓器很多。對于不過分考慮成本的產(chǎn)品,Intersil提供了一種標準的降壓穩(wěn)壓器,該穩(wěn)壓器在輕載時采用斷續(xù)模式(DCM),并需要外接功率肖特基二極管。另一方面,還有很多不需要外接肖特基二極管的同步降壓穩(wěn)壓器,他們可以連續(xù)模式(CCM)及/或DCM模式工作。

  內置與外接環(huán)路補償

  Intersil提供的大多數(shù)低輸入電壓穩(wěn)壓器均具有內部補償功能,設計人員不需要保證每種工作條件的穩(wěn)定性。所選擇的參數(shù)支持規(guī)格書中列出的大多數(shù)典型應用。對于額定輸入電流范圍更寬或額定輸出電流較高的穩(wěn)壓器,則采用外部補償,以獲得更大的靈活性。產(chǎn)品規(guī)格書提供了清晰的說明和設計指南。



關鍵詞: intersil FET DC/DC

評論


相關推薦

技術專區(qū)

關閉