首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> xilinx fpga

xilinx fpga 文章 最新資訊

FPGA芯片APA150及其應(yīng)用

  • 文章介紹了APA150的主要特點(diǎn)、內(nèi)部結(jié)構(gòu)、主要性能參數(shù),給出了APA150在通信系統(tǒng)設(shè)計中的應(yīng)用實例。
  • 關(guān)鍵字: FPGA  APA  150  芯片    

基于FPGA的快速傅立葉變換

  • 在對FFT(快速傅立葉變換)算法進(jìn)行研究的基礎(chǔ)上,描述了用FPGA實現(xiàn)FFT的方法,并對其中的整體結(jié)構(gòu)、蝶形單元及性能等進(jìn)行了分析。
  • 關(guān)鍵字: FPGA  傅立葉變換    

Xilinx Foundation F3.1的結(jié)構(gòu)及設(shè)計流程

  • 介紹了Xilinx Foundation F3.1可編程器件開發(fā)工具軟件的組成和功能,同時介紹了該軟件工具中設(shè)計入口工具和設(shè)計實現(xiàn)工具的主要功能和使用特點(diǎn)。
  • 關(guān)鍵字: Foundation  Xilinx  3.1  設(shè)計流程    

異步FIFO結(jié)構(gòu)及FPGA設(shè)計

  • 首先介紹異步FIFO的概念、應(yīng)用及其結(jié)構(gòu),然后分析實現(xiàn)異步FIFO的難點(diǎn)問題及其解決辦法;在傳統(tǒng)設(shè)計的基礎(chǔ)上提出一種新穎的電路結(jié)構(gòu)并對其進(jìn)行綜合仿真和FPGA實現(xiàn)。
  • 關(guān)鍵字: FIFO  FPGA    

3-DES算法的FPGA高速實現(xiàn)

  • 介紹3-DES算法的概要;以Xilinx公司SPARTANII結(jié)構(gòu)的XC2S100為例,闡述用FPGA高速實現(xiàn)3-DES算法的設(shè)計要點(diǎn)及關(guān)鍵部分的設(shè)計。
  • 關(guān)鍵字: FPGA  DES  算法  高速實現(xiàn)    

基于CPLD/FPGA的半整數(shù)分頻器的設(shè)計

  • 簡要介紹了CPLD/FPGA器件的特點(diǎn)和應(yīng)用范圍,并以分頻比為2.5的半整數(shù)分頻器的設(shè)計為例,介紹了在MAX+plus II開發(fā)軟件下,利用VHDL硬件描述語言以及原理圖的輸入方式來設(shè)計數(shù)字邏輯電路的過程和方法。
  • 關(guān)鍵字: CPLD  FPGA  整數(shù)  分頻器    

基于FPGA的總線型LVDS通信系統(tǒng)設(shè)計

  • 本文介紹一種基于總線型LVDS的通信系統(tǒng)方案,以及利用FPGA芯片實現(xiàn)系統(tǒng)核心模塊的設(shè)計方法。
  • 關(guān)鍵字: FPGA  LVDS  總線  通信    

基于FPGA的多路模擬量、數(shù)字量采集與處理系統(tǒng)

  • 提出一種基于FPGA技術(shù)的多路模擬量、數(shù)字量采集與處理系統(tǒng)的設(shè)計方案,分析整個系統(tǒng)的結(jié)構(gòu),并討論FPGA內(nèi)部硬件資源的劃分和軟件的設(shè)計方案等。
  • 關(guān)鍵字: FPGA  多路  模擬量  數(shù)字量采集    

固定幾何結(jié)構(gòu)的FFT算法及其FPGA實現(xiàn)

  • 固定幾何結(jié)構(gòu)的FFT算法及其FPGA實現(xiàn)。
  • 關(guān)鍵字: FPGA  FFT  幾何  算法    

基于FPGA的高速高精度頻率測量的研究

  • 本文介紹的測頻方法,不僅消除了直接測頻方法中對測量頻率需要采用分段測試的局際,而且在整個測試頻段內(nèi)能夠保持高精度不變。
  • 關(guān)鍵字: FPGA  高精度  頻率  量的研究    

PSD813F2在FPGA配置中的應(yīng)用

  • 可編程外圍器件PSD應(yīng)用于單片機(jī)系統(tǒng)后,簡化了單片機(jī)外圍電路的設(shè)計,增加了系統(tǒng)的可靠性;利用PSD與單片機(jī)組成的系統(tǒng),通過計算機(jī)串口對FPGA進(jìn)行實時在線編程、仿真和配置。
  • 關(guān)鍵字: 813F  FPGA  PSD  813    

用PowerPC860實現(xiàn)FPGA配置

  • 介紹如何用PowerPC860(MPC860)進(jìn)行FPGA(Xilinx的Virtex-II系列)的配置;給出進(jìn)行FPGA配置所需的詳細(xì)時序圖和原理圖。
  • 關(guān)鍵字: PowerPC  FPGA  860    

利用FPGA實現(xiàn)MMC2107與SDRAM接口設(shè)計

  • 介紹基于現(xiàn)場可編程門陣列(FPGA),利用VHDL語言設(shè)計實現(xiàn)MMC2107與SDRAM接口電路。文中包括MMC2107組成結(jié)構(gòu)、SDRAM存儲接口結(jié)構(gòu)和SDRAM控制狀態(tài)機(jī)的設(shè)計。
  • 關(guān)鍵字: SDRAM  FPGA  MMC    

用TMS320LF2407和FPGA實現(xiàn)電能質(zhì)量監(jiān)測

  • 提出用TMS320LF2407和FPGA實現(xiàn)電能監(jiān)測的一種方案,闡述各模塊的設(shè)計和實現(xiàn)方法,本方案中,F(xiàn)PGA用于采樣16路交流信號并進(jìn)行64次諧波分析。
  • 關(guān)鍵字: 質(zhì)量  監(jiān)測  電能  實現(xiàn)  FPGA  TMS320LF2407  

Xilinx發(fā)布新型CoolRunner-II CPLD

  • 全球領(lǐng)先的可編程邏輯解決方案供應(yīng)商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布推出兩款新的CoolRunner-II™ CPLD系列產(chǎn)品。這兩款產(chǎn)品是CoolRunner-IIA的XC2C32A 和 XC2C64A器件,分別具有32和64宏單元密度,均裝有一個額外的I/O組,以支持電壓轉(zhuǎn)換和器件接口連接-同時仍保留CoolRunner-II系列產(chǎn)品的成本優(yōu)化、低功耗的特點(diǎn)。 賽靈思 還為這兩種器件提供了更小尺寸的焊盤和更低成本的封裝。 可選的新型微引線框架(MLF)芯
  • 關(guān)鍵字: Xilinx  
共6803條 450/454 |‹ « 445 446 447 448 449 450 451 452 453 454 »

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時間 [ 查看詳細(xì) ]

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473