vhdl-cpld 文章 最新資訊
基于CPLD的多路數(shù)據(jù)采集系統(tǒng)的設計
- 摘要:隨著數(shù)字化生活的到來,數(shù)據(jù)采集系統(tǒng)在日常生活中的應用越來越顯著。模擬信號和數(shù)字信號之間的轉換已成為計算機控制系統(tǒng)中不可缺少的環(huán)節(jié)。較傳統(tǒng)數(shù)據(jù)采集系統(tǒng),以可編程邏輯器件實現(xiàn)的數(shù)據(jù)采集系統(tǒng)具有時鐘頻
- 關鍵字: CPLD 多路數(shù)據(jù)采集 系統(tǒng)
一種基于CPLD的QDPSK調(diào)制解調(diào)電路設計
- 為了在CDMA系統(tǒng)中更好地應用QDPSK數(shù)字調(diào)制方式,在分析四相相對移相(QDPSK)信號調(diào)制解調(diào)原理的基礎上,設計了一種QDPSK調(diào)制解調(diào)電路,它包括串并轉換、差分編碼、四相載波產(chǎn)生和選相、相干解調(diào)、差分譯碼和并串轉換電路。在MAX+PLUS II軟件平臺上,進行了編譯和波形仿真。綜合后下載到復雜可編程邏輯器件EPM7128SLC84-15中,測試結果表明,調(diào)制電路能正確選相,解調(diào)電路輸出數(shù)據(jù)與QDPSK調(diào)制輸入數(shù)據(jù)完全一致,達到了預期的設計要求。
- 關鍵字: cpld
基于DSP和MAX1420的高速數(shù)據(jù)采集系統(tǒng)設計

- 基于DSP和MAX1420的高速數(shù)據(jù)采集系統(tǒng)設計,1 引言 數(shù)據(jù)采集系統(tǒng)是通信與信息技術領域中重要的功能模塊,應用廣泛。而傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)大多以單片機或中規(guī)模數(shù)字電路為核心,其模數(shù)轉換器(A/D轉換器)采樣速率較低。顯然傳統(tǒng)數(shù)據(jù)采集系統(tǒng)不能完全滿足高速
- 關鍵字: DSP 數(shù)據(jù) 采集 CPLD USB
vhdl-cpld介紹
您好,目前還沒有人創(chuàng)建詞條vhdl-cpld!
歡迎您創(chuàng)建該詞條,闡述對vhdl-cpld的理解,并與今后在此搜索vhdl-cpld的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對vhdl-cpld的理解,并與今后在此搜索vhdl-cpld的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
