首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> soc 2 type ii

soc 2 type ii 文章 最新資訊

Marvell 推出片上系統(tǒng)設備提升數(shù)字家庭網(wǎng)關性能

  •   Marvell 推出了擁有 Shiva(TM) 嵌入式 CPU 技術的 Marvell(R) 88F6000 系列。這些片上系統(tǒng) (SoC) 設備為新一代數(shù)字家庭網(wǎng)關帶來了低功耗的高性能應用處理能力,旨在通過使來自多重網(wǎng)絡和家庭內(nèi)的視頻、音頻和圖片能夠在整個家庭分布來擴大消費者的娛樂和個人內(nèi)容選擇。   在 IP 網(wǎng)關、機頂盒、家庭路由器和媒體服務器中,Marvell 88F6000 發(fā)揮著主處理器或者協(xié)處理器的作用,可從主視頻處理器中卸載圖形用戶界面和網(wǎng)絡瀏覽器等應用。通常情況下,如果沒有這種卸載
  • 關鍵字: SoC  家庭網(wǎng)關  Marvell  嵌入式  

GSA新增兩位亞太領袖議會成員

  •   2008年六月3日,全球半導體聯(lián)盟(GSA)今日宣布,GSA亞太領袖議會增加兩名新成員,并成為GSA董事會針對全球及地區(qū)議題的顧問。這兩位領袖成員分別為展訊通信(Spreadtrum)的武平博士、及奇景光電(Himax)的吳炳昌先生。   「武平博士及吳炳昌先生的加入,將擴大亞太領袖議會在產(chǎn)業(yè)及知識上的多元性。有這么多位優(yōu)秀的產(chǎn)業(yè)菁英支持,將可繼續(xù)加強我們在未來幾年的國際化首創(chuàng)精神。」Jodi Shelton女士,GSA的執(zhí)行長暨共同創(chuàng)辦人表示。   自展訊通信于2001年四月成立起,武平博士即擔
  • 關鍵字: 半導體  GSA  展訊通信  奇景光電  SoC  

無線SoC的信號完整性分析

  • 廉價消費類無線設備日益增多的功能要求更高的集成度。大型數(shù)字IP,如微處理器、數(shù)字信號處理器(DSP)或加密引擎,需要與“電源控制、數(shù)據(jù)轉換”等模擬模塊和“LNA、VCO、混頻器”等射頻(RF)模塊整合在一起。前者作為入侵源,會產(chǎn)生大量干擾噪聲,并散布到整個系統(tǒng)中,最終降低那些最敏感電路(受害者)的操作性能。
  • 關鍵字: 分析  完整性  信號  SoC  無線  

WIMAX系統(tǒng)中PCI接口的設計與實現(xiàn)

  •   WIMAX是基于IEEE 802.16標準的寬帶無線接入城域網(wǎng)技術,根據(jù)IEEE 802. 16標準,用Verilog HDL設計了PCI接口電路。   并在FPGA上實現(xiàn)了PCI接口的功能,重點描述了狀態(tài)機控制模塊的設計和仿真結果,使用EDA技術提高了開發(fā)速度,滿足了系統(tǒng)的要求。   1.   引言   隨著計算機控制技術在各個領域的深入應用,為計算機與被控設備之間提供方便、實用通信方法的PCI(Peripheral Component Interconnection)總線
  • 關鍵字: WiMAX  PCI  FPGA  SOC  

Altera Nios II嵌入式評估套件榮獲技術選擇獎

  •   2008年6月2日北京,Altera公司宣布,Cyclone III版Nios II嵌入式評估套件獲得兩項2008年度技術選擇獎——eg3.com的FPGA和工具類編輯選擇獎和讀者選擇獎。   技術選擇獎授予創(chuàng)新技術以及通過實踐努力幫助工程師應用這些新技術的公司。技術選擇獎涉及到關鍵技術領域,包括虛擬化技術、嵌入式處理器、嵌入式工具、FPGA和工具、無線和MicroTCA等。   Nios II嵌入式評估套件是功能豐富的低成本平臺,以快速簡單的“動手實踐&rdq
  • 關鍵字: Altera  Nios II  嵌入式  FPGA  

意法半導體推出65nm低功耗SPEAr定制芯片

  •         意法半導體(ST)宣布,該公司的SPEAr可配置型系統(tǒng)芯片系列新增加一款生力軍,新款的SPEAr基本型產(chǎn)品采用當前最先進的65nm低功耗制造工藝,可滿足各種嵌入式應用的需求,如入門級打印機、傳真機、數(shù)碼相框、網(wǎng)絡電話(VoIP)等設備。   ST的SPEAr(Structured Processor Enhanced Architecture,結構化處理器增強型架構)不僅能夠降低在開放市場銷售的標準產(chǎn)品的制造成本,加快
  • 關鍵字: ST  SPEAr  嵌入式  SoC  芯片  

基于MIPS內(nèi)核的HDTV-SoC平臺總線接口模塊

  • ??????? 在系統(tǒng)級芯片(SoC)的設計當中,MIPS的RISC處理器是一種應用非常廣泛的嵌入式CPU,它具有高性能、低功耗的特點,可以很方便地集成到一個完整的片上系統(tǒng)之中,使開發(fā)者能夠?qū)W⒂谟脩鬒P模塊的設計。MIPS架構的處理器占據(jù)了數(shù)字機頂盒微處理器和解碼器用CPU架構市場領域的領先地位。在MIPS家族的產(chǎn)品當中,32位的4KcTM處理器是具有代表性的一款,它采用了MIPS32的CPU架構,支持MIPS IITM指令集。在本文
  • 關鍵字: 嵌入式CPU  SoC  MIPS  總線接口模塊  

基于Nios II的MRI脊柱圖像分割系統(tǒng)

  • 一. 設計概述   1. 設計意圖   迅速發(fā)展的醫(yī)學影像技術不斷的推動現(xiàn)代醫(yī)學進步,CT、MRI、PET廣泛地應用與臨床診斷分析,其作用已經(jīng)從人體組織器官解剖結構的非侵入檢查和可視化,發(fā)展成一種用于手術計劃和仿真、手術導航、放療計劃和跟蹤病灶變化的基本工具,從醫(yī)學圖象中分割出解剖結構并構造出形狀地集合表達。   MR脊柱圖像分割的研究對于醫(yī)學圖象的計算機輔助識別及神經(jīng)病理學的臨床研究有著至關重要的作用。如果不能將脊椎準確而清晰從圖像中分割和識別出來的話,那么計算機技術對于醫(yī)學臨床研究的價值是非常有
  • 關鍵字: 醫(yī)學影像  圖像分割  磁共振成像  MRI  Nios II  Altera  

基于SystemC的系統(tǒng)級芯片設計方法研究

  •   隨著集成電路制造技術的迅速發(fā)展,SOC設計已經(jīng)成為當今集成電路設計的發(fā)展方向。SO C設計的復雜性對集成電路設計的各個層次,特別是對系統(tǒng)級芯片設計層次,帶來了新挑戰(zhàn),原有的HDL難以滿足新的設計要求。   硬件設計領域有2種主要的設計語言:VHDL和Verilog HDL。而兩種語言的標準不統(tǒng)一,導致軟硬件設計工程師之間工作交流出現(xiàn)障礙,工作效率較低。因此,集成電路設計界一直在尋找一種能同時實現(xiàn)較高層次的軟件和硬件描述的系統(tǒng)級設計語言。Synopsys公司與Coware公司針對各方對系統(tǒng)級設計語言的
  • 關鍵字: SOC  SystemC  集成電路  VHDL  Verilog HDL  

一種ARM+DSP協(xié)作架構的FPGA驗證實現(xiàn)

  •   介紹了以ARM+DSP體系結構為基礎的FPGA實現(xiàn)。在其上驗證應用算法,實現(xiàn)了由ARM負責對整個程序的控制,由DSP負責對整個程序的計算,最大程度地同時發(fā)揮了ARM和DSP的各自優(yōu)勢。   ARM通用CPU及其開發(fā)平臺,是近年來較為流行的開發(fā)平臺之一,而由ARM+DSP的雙核體系結構,更有其獨特的功能特點:由ARM完成整個體系的控制和流程操作,由DSP完成具體的算法和計算處理。這樣,不但可以充分地發(fā)揮ARM方便的控制優(yōu)勢,同時又能最大限度地發(fā)揮DSP的計算功能。這在業(yè)界已逐漸成為一種趨勢。   本
  • 關鍵字: ARM  DSP  FPGA  軟硬件協(xié)同驗證  SoC  

嵌入式測試器實現(xiàn)SoC中存儲子系統(tǒng)的良品率

  • 系統(tǒng)級芯片(SoC)中存儲器容量的增加以及嵌入式存儲器支配整個裸片良品率的事實,使良品率設計(DFY)面臨日...
  • 關鍵字: SoC  存儲  代碼  結構  邏輯  密度  單元  密度  

一種基于SoC的高精度電子血壓檢測儀

  •   血壓是人體重要的生理參數(shù)之一,對其進行精確測量,有利于早期發(fā)現(xiàn)和鑒別高血壓類型,提出合理的治療建議。目前,臨床上對普通病人主要采用無創(chuàng)檢測的方法,它大致分為人工柯氏音法和示波法兩類。人工柯氏音法雖然比較準確,但操作困難,受主觀因素影響較大;傳統(tǒng)的示波法雖然操作簡單,但穩(wěn)定性和個體適應性較差,不利于在臨床應用上的普及和推廣。本文在示波法的基礎上,從硬件實現(xiàn)和軟件設計兩個方面改進了原來的測量方法,并進行了比對測試。   1 硬件設計   示波法進行血壓檢測的主要過程是獲取袖帶內(nèi)變化的壓力信號,分析從中
  • 關鍵字: SoC  電子血壓檢測儀  示波法  形態(tài)濾波  人工柯氏音法  

Altera Quartus II軟件8.0開創(chuàng)高端FPGA的性能和效能最高水平

  •   2008年5月20號,北京——Altera公司(NASDAQ: ALTR)今天發(fā)布Quartus® II軟件8.0,支持公司的40-nm Stratix® IV FPGA和HardCopy® ASIC,延續(xù)了公司在設計軟件性能和效能上的領先優(yōu)勢。和最相近的競爭軟件相比,這一版本的Quartus II軟件在高端FPGA上平均快出兩個速率等級,編譯時間縮短了3倍。8.0版增加了新的效能特性,支持業(yè)界最先進的FPGA,進一步印證了Altera幫助FPGA設計人
  • 關鍵字: Altera  Quartus II  FPGA  

浮點DSC使控制系統(tǒng)如虎添翼

  •   DSC(Digital signal controller,數(shù)字信號控制器)是一種面向高端嵌入式系統(tǒng)的最先進的單片控制處理器。基于浮點架構的DSC具有更快的處理速度,所需的程序儲存容量更少,支持更高級的有助于節(jié)省功耗的計算算法,同時進一步擴展了系統(tǒng)的性能。浮點編程比定點編程的速度更快,SoC(system-on-a-chip,片上系統(tǒng))的集成方式能夠有效控制板級空間、元件數(shù)量和整體系統(tǒng)開銷。   隨著嵌入式系統(tǒng)承擔的任務越來越復雜,不論是降低功耗還是實現(xiàn)諸如汽車導航之類的新功能,它們都需要具有更高性
  • 關鍵字: DSC  數(shù)字信號控制器  浮點  SoC  控制系統(tǒng)  

ADI擴展電能計量產(chǎn)品定位高級電能監(jiān)控

  •   Analog Devices推出的兩款針對電能市場中日益復雜的通信網(wǎng)絡要求而設計的ADE51xx和ADE55xx單芯片計量器件,擴展了其領先市場的電能計量產(chǎn)品系列。全球來看,固態(tài)電子式電能表正逐步替代故障率高、容易竊電且不易于支持諸如遠程抄表和分時計費等新功能的機電式電能表。而這些新功能的實現(xiàn)以及對計量網(wǎng)絡更高的可靠性要求使得其需要更大的存儲器容量,以滿足電能行業(yè)日益增長的數(shù)據(jù)量要求。ADI公司的新款SoC(片上系統(tǒng))電能計量IC集成了62 KB的片內(nèi)閃存和2 KB的RAM(隨機存取存儲器),與其它同
  • 關鍵字: SoC  ADI  計量  電能  存儲器  
共2377條 134/159 |‹ « 132 133 134 135 136 137 138 139 140 141 » ›|

soc 2 type ii介紹

您好,目前還沒有人創(chuàng)建詞條soc 2 type ii!
歡迎您創(chuàng)建該詞條,闡述對soc 2 type ii的理解,并與今后在此搜索soc 2 type ii的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473