risc—cpu 文章 最新資訊
第三大CPU架構(gòu)RISC-V沖向5nm 192核 國產(chǎn)版也要來了:單核性能有驚喜

- 作為僅次于x86、ARM的第三大CPU架構(gòu),RISC-V憑借開源、免費的優(yōu)勢迅速發(fā)展,之前主要用于低功耗市場,但是現(xiàn)在也開始沖擊高性能領(lǐng)域,Ventana公司日前已經(jīng)做出了5nm 192核的芯片。Ventana公司日前發(fā)布了第一款產(chǎn)品Veyron V1,該公司研發(fā)了一種高性能RISC-V架構(gòu),每個CPU模塊中有16個RISC-V內(nèi)核,頻率3.6GHz,整合48MB緩存,整個處理器可以集成12個CPU模塊,做到192核,臺積電5nm工藝生產(chǎn)制造,還有自己開發(fā)的高性能IO核心,延遲低至7ns,接近原生核心性能
- 關(guān)鍵字: RISC-V 5nm 192核
性能大漲25% 升級4nm Zen 5 銳龍8000處理器將從頭設(shè)計

- AMD的銳龍7000處理器升級了5nm Zen4架構(gòu),IPC性能提升只有8-10%,雖然依靠頻率優(yōu)勢可以將單核性能提升15%以上,整體性能提升還是很明顯的。 5nm Zen4從技術(shù)角度來說已經(jīng)完工了,AMD后續(xù)的重點會轉(zhuǎn)向新一代架構(gòu),Zen5也在研發(fā)中了,AMD已經(jīng)確認(rèn)Zen5會在2024年推出,有Zen5、Zen5 V-Cache、Zen5c三種架構(gòu)變種,初期使用4nm工藝,后期還會升級3nm工藝。 最引人關(guān)注的當(dāng)然還是Zen
- 關(guān)鍵字: AMD CPU
Microchip在RISC-V峰會上展示基于RISC-V的FPGA和空間計算解決方案

- 中端FPGA和片上系統(tǒng)(SoC)FPGA對于將計算機工作負(fù)載轉(zhuǎn)移到網(wǎng)絡(luò)邊緣發(fā)揮著重要作用。Microchip Technology Inc.(美國微芯科技公司)憑借其屢獲殊榮的FPGA幫助推動了這一轉(zhuǎn)變,現(xiàn)又推出首款基于RISC-V的FPGA,其能效是同類中端FPGA的兩倍,并具有同類最佳的設(shè)計、操作系統(tǒng)和解決方案生態(tài)系統(tǒng)。Microchip將在2022年RISC-V峰會上展示該解決方案,并預(yù)覽其PolarFire 2 FPGA硅平臺和基于RISC-V的處理器子系統(tǒng)及軟件套件路線圖。Microchip還將
- 關(guān)鍵字: Microchip RISC-V峰會 RISC-V FPGA 空間計算
Codasip 宣布成立 Codasip 實驗室,以加速行業(yè)前沿技術(shù)的開發(fā)和應(yīng)用!

- 德國慕尼黑,2022年12月7日——處理器設(shè)計自動化和RISC-V處理器IP的領(lǐng)導(dǎo)者Codasip今日宣布成立Codasip實驗室(Codasip Labs)。作為公司內(nèi)部創(chuàng)新中心,新的Codasip實驗室將支持關(guān)鍵應(yīng)用領(lǐng)域中創(chuàng)新技術(shù)的開發(fā)和商業(yè)應(yīng)用,覆蓋了安全、功能安全(FuSa)和人工智能/機器學(xué)習(xí)(AI/ML)等方向。該實驗室的使命在于識別和構(gòu)建相關(guān)技術(shù),以擴(kuò)展定制計算的可能性,并加快具有定制化的、領(lǐng)域?qū)S迷O(shè)計的差異化產(chǎn)品的開發(fā),并縮短其上市時間。Codasip實驗室將由公司創(chuàng)始人兼總裁馬克仁(Ka
- 關(guān)鍵字: Codasip Codasip 實驗室 IP RISC-V
56核+8通道DDR5內(nèi)存 Intel確認(rèn)發(fā)燒級CPU王者歸來

- 還記得2018年Intel推出的至強W-3175X處理器嗎?當(dāng)年這是Intel為了跟AMD競爭專業(yè)市場,將服務(wù)器版至強下放到了工作站,滿血28核56線程,還是唯一解鎖超頻的至強,售價超過2萬元。這款處理器在2021年就退役了,這兩年Intel的發(fā)燒級HEDT平臺也沒了動靜,至強W的繼任者也沒了音信,一度傳聞被取消,但是Intlel現(xiàn)在親自出面,證實了新一代工作站處理器要來了。他們的官推來看,Intel稱新一代的工作站處理器非???,暗示性能強大,甚至需要用戶重新規(guī)劃下去接咖啡的時間了,因為工作等待時間會更短
- 關(guān)鍵字: 英特爾 CPU 至強 DDR5
MR6450系列RISC-V核心板究竟有哪些過人之處?

- 隨著AIoT時代的到來,RISC-V作為新興架構(gòu),其精簡及開源的特性在物聯(lián)網(wǎng)的應(yīng)用領(lǐng)域有很大的優(yōu)勢,為此ZLG致遠(yuǎn)電子推出MR6450系列RISC-V核心板,下面詳細(xì)為大家介紹其具體參數(shù)與典型應(yīng)用。MR6450核心板性能如何?MR6450系列核心板基于先楫半導(dǎo)體的HPM6450IVM1開發(fā),主頻高,支持高速數(shù)據(jù)處理能力,具有豐富的通信接口,適合于工業(yè)控制、儀器儀表、電機控制等應(yīng)用場合。核心特點:● 單核32位 RISC-V 處理器,816MHz主頻,高于9000 CoreMark?和4500以上的DMIP
- 關(guān)鍵字: MR6450 RISC-V核心板
Intel 4nm芯片已準(zhǔn)備投產(chǎn),2nm和1.8nm均提前,摩爾定律繼續(xù)生效

- 據(jù)Intel最新對外公布的信息,Intel 4nm芯片已準(zhǔn)備投產(chǎn),將用于包括Meteor Lake(14代酷睿流星湖)處理器、ASIC網(wǎng)絡(luò)產(chǎn)品等。同時,Intel 3nm、20A(2nm,其中A代表埃米,1nm=10埃米,下同)、18A(1.8nm)進(jìn)展一切順利,甚至還略有提前。其中Intel 3nm將在明年下半年投產(chǎn),用于Granite Rapids和Sierra Forest數(shù)據(jù)中心產(chǎn)品。Intel 20A計劃2024上半年準(zhǔn)備投產(chǎn),首發(fā)Arrow Lake(15代酷睿)客戶端處理器,18A提前到20
- 關(guān)鍵字: CPU Intel
“芯”突破!行業(yè)首款RISC-V物聯(lián)網(wǎng)安全芯片“港華芯”正式發(fā)布!

- 11月29日,由港華集團(tuán)名氣家主辦的“港華芯暨生態(tài)合作發(fā)布會”于蘇州港華大廈順利舉行。名氣家戰(zhàn)略合作伙伴賽昉科技、微五科技、芯昇科技、愛旗科技、紫光展銳、移遠(yuǎn)通信、中國電信、中國移動的代表們通過線上線下共同參與。能源行業(yè)的數(shù)字化、智能化轉(zhuǎn)型正全面提速,與此同時信息安全體系建設(shè)和完善也被提到前所未有的高度。隨著國家出臺《關(guān)鍵信息基礎(chǔ)設(shè)施安全保護(hù)條例》,特別提出要重點保障包括能源行業(yè)在內(nèi)的關(guān)鍵信息基礎(chǔ)設(shè)施的安全。港華集團(tuán)作為城市燃?xì)饣A(chǔ)設(shè)施服務(wù)商率先行動,以“港華芯”為抓手,致力于在筑牢行業(yè)數(shù)據(jù)安全“防火墻”
- 關(guān)鍵字: 港華芯 安全芯片 RISC-V
IAR Systems 與嘉楠科技達(dá)成合作,支持RISC-V內(nèi)核高精度AI芯片

- 中國上海——2022年11月23日——嵌入式開發(fā)軟件和服務(wù)的全球領(lǐng)導(dǎo)者 IAR Systems 與領(lǐng)先的端側(cè) AI 芯片研發(fā)供應(yīng)商嘉楠科技 (NASDAQ: CAN) 今天共同宣布,IAR Systems 最新推出的 Embedded Workbench for RISC-V 3.11.1版本已支持嘉楠勘智K510芯片,助力開發(fā)雙核RISC-V 64位 AI 端側(cè)推理芯片。IAR Embedded Workbench for RISC-V是一個完整的C/C++編譯器和調(diào)試器工具鏈,將嵌入式開發(fā)者所需的一切
- 關(guān)鍵字: IAR Systems 嘉楠 RISC-V AI芯片
高通驍龍 782G 芯片發(fā)布:驍龍 778G+ 繼任者,CPU 提升 5%

- IT之家 11 月 22 日消息,榮耀 80 標(biāo)準(zhǔn)版發(fā)布前一天,高通官網(wǎng)公布了驍龍 782G(SM7325-AF)的參數(shù)。高通驍龍 782G 采用 6nm 工藝打造,是驍龍 778G+ 的繼任者,配備 8 核 CPU,包括 2.7GHz 的單核Cortex-A78 + 2.2GHz 的三核Cortex-A78 + 1.9GHz 的四核Cortex-A55,GPU 搭載Adreno 642L。高通稱,驍龍 782G 比驍龍 778G+ 的 CPU 提升了 5%,GPU 提升了 10%。其余外圍支持方面,驍龍
- 關(guān)鍵字: 高通 驍龍 782G芯片 CPU
全新 IAR Embedded Workbench for RISC-V 支持 Andes CoDense?擴(kuò)展

- 瑞典烏普薩拉 - 2022 年 11 月 17 日 - 嵌入式開發(fā)軟件和服務(wù)的全球領(lǐng)導(dǎo)者 IAR Systems? 宣布其最新版本的 IAR Embedded Workbench for RISC-V 3.11版現(xiàn)已完全支持 Andes Technology(晶心科技)旗下 AndeStar? V5 RISC-V 處理器的 CoDense? 擴(kuò)展。CoDense? 是處理器 ISA(指令集架構(gòu))的專利擴(kuò)展,能夠幫助 IAR 的工具鏈生成緊湊的代碼,從而節(jié)省目標(biāo)處理器上的閃存,而在之前版本中已實現(xiàn)支持的 A
- 關(guān)鍵字: IAR Embedded Workbench for RISC-V Andes CoDense
Codasip通過收購Cerberus增強RISC-V處理器設(shè)計的安全性

- 德國慕尼黑市,2022年11月 - 處理器設(shè)計自動化和RISC-V處理器硅知識產(chǎn)權(quán)(IP)的領(lǐng)導(dǎo)者Codasip日前宣布,其已收購Cerberus Security Labs公司。Cerberus的物聯(lián)網(wǎng)(IoT)安全I(xiàn)P和經(jīng)驗豐富的團(tuán)隊將支持Codasip的客戶能夠快速為RISC-V處理器設(shè)計集成安全解決方案。此項收購未披露具體金額,且收購事項已完成并立即生效。總部位于英國布里斯托爾的Cerberus團(tuán)隊將作為Codasip員工加入到團(tuán)隊。Codasip首席執(zhí)行官Ron Black評論道:“安全性是互聯(lián)
- 關(guān)鍵字: Codasip Cerberus RISC-V處理器
Arm和高通打架 中國芯片尋找第三道路RISC-V

- 圖源:東方IC芯片行業(yè)兩家重量級企業(yè)Arm和高通的法庭訴訟進(jìn)入攻防戰(zhàn)階段,而近期傳出的相關(guān)消息,更有可能對全球芯片行業(yè)的發(fā)展帶來極大的影響。高通在近期提交給法庭的一份證據(jù)中提到,Arm在與其他客戶溝通時表示,高通所獲授權(quán)在2024年到期后不再續(xù)簽,這也意味著高通將不能再提供Arm架構(gòu)的芯片。另外,所有獲得Arm授權(quán)的半導(dǎo)體制造商將無法向OEM客戶提供CPU外的其他SoC組件,包括GPU、NPU等,因為Arm計劃將CPU許可證協(xié)議與這些組件的許可證協(xié)議打包在一起授權(quán)。這場訴訟源于高通2021年收購了芯片設(shè)計
- 關(guān)鍵字: RISC-V 龍芯中科 LoongArch架構(gòu)
能效提升超20%!5年8款CPU,平頭哥玄鐵RISC-V生態(tài)實現(xiàn)大跨步

- 在“2019 阿里云峰會”上,阿里平頭哥正式發(fā)布了當(dāng)時業(yè)界最強的高性能RISC-V處理器內(nèi)核——玄鐵C910,引發(fā)了業(yè)界的廣泛關(guān)注。實際上,早在2014年之時,平頭哥副總裁孟建熠就已經(jīng)開始關(guān)注RISC-V,2018年,平頭哥成功研發(fā)一款低功耗的RISC-V內(nèi)核玄鐵E902。此后,平頭哥持續(xù)深耕RISC-V領(lǐng)域,并迅速成為了RISC-V領(lǐng)域的領(lǐng)導(dǎo)廠商。11月3日,在杭州舉行的“2022云棲大會”上,平頭哥發(fā)布全新的RISC-V高能效處理器——玄鐵C908。據(jù)介紹,玄鐵C908計算能效全球領(lǐng)先,較業(yè)界同性能處
- 關(guān)鍵字: RISC-V 平頭哥 玄鐵C910
接軌安卓等主流移動操作系統(tǒng) 阿里平頭哥完善RISC-V端云一體生態(tài)
- 在萬物互聯(lián)的新時代,RISC-V架構(gòu)憑借簡潔、模塊化、可擴(kuò)展等特點迅速發(fā)展,并與X86、Arm漸成三足鼎立之勢。作為RISC-V生態(tài)重要參與者之一,阿里平頭哥在11月3日云棲大會上,發(fā)布全新RISC-V高能效處理器玄鐵C908,并在端側(cè)平頭哥引領(lǐng)RISC-V架構(gòu)首次進(jìn)入安卓開源生態(tài)體系,推動RISC-V與全球主流移動操作系統(tǒng)生態(tài)接軌。30多行業(yè)實現(xiàn)商業(yè)落地當(dāng)前,RISC-V架構(gòu)正朝著可擴(kuò)展的模塊化、ISA(指令集)定制化以及軟硬件全棧優(yōu)化的方向發(fā)展。平頭哥不斷擴(kuò)寬RISC-V性能及應(yīng)用邊界,今年發(fā)布無劍6
- 關(guān)鍵字: RISC-V 智能穿戴 RTOS
risc—cpu介紹
您好,目前還沒有人創(chuàng)建詞條risc—cpu!
歡迎您創(chuàng)建該詞條,闡述對risc—cpu的理解,并與今后在此搜索risc—cpu的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對risc—cpu的理解,并與今后在此搜索risc—cpu的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
