首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> pci-bus

pci-bus 文章 最新資訊

實(shí)現(xiàn)CH341與BUS并口應(yīng)用電路介紹

  • 圖中通過74LS373 進(jìn)行地址鎖存,比MEM并口方式能夠提供更多的地址線,如果外加地址譯碼及
    片選電路,那么就能夠控制更多的A/D、D/A、I/O 擴(kuò)展等并口電路。BUS 擴(kuò)展方式的應(yīng)用電路與MEM
    方式類似,硬件方面的區(qū)別在
  • 關(guān)鍵字: 電路  介紹  應(yīng)用  并口  CH341  BUS  實(shí)現(xiàn)  

等長Bus/總線布線

  • Bus/總線布線時(shí)如何做到等長Bus走線模式是在13.6版本中可以實(shí)現(xiàn)的模式,現(xiàn)在14.x以及15.0都已經(jīng)取消了這功能,如果有興趣的朋友可以通過以下步驟來實(shí)現(xiàn):
    1.在命令欄中輸入:set acon_oldcmd 回車就把模式切換到以前
  • 關(guān)鍵字: Bus  總線  布線    

基于PCI Express接口的數(shù)據(jù)采集存儲(chǔ)系統(tǒng)設(shè)計(jì)

基于AVR單片機(jī)TWI的模塊化檢測系統(tǒng)設(shè)計(jì)

  • 摘要:主要利用AVR單片機(jī)中的TWI模塊,構(gòu)建了一個(gè)基于TWI總線的模塊化檢測系統(tǒng)。通過利用TWI總線相對(duì)于I2C總線 ...
  • 關(guān)鍵字: TWI  I2C  BUS  模塊化  容錯(cuò)處理  

雙口RAM在PCI總線與AVR接口設(shè)計(jì)中的應(yīng)用

  • 摘要:為了提高PCI總線與AVR單片機(jī)之間的數(shù)據(jù)傳輸速度,利用雙口RAM通過共享的方式實(shí)現(xiàn)PCI總線與AVR單片機(jī)之間的高速數(shù)據(jù)交換。利用有限狀態(tài)機(jī)方法將PCI接口芯片局部端邏輯轉(zhuǎn)換為雙口RAM讀寫控制信號(hào)和地址數(shù)據(jù)信號(hào),
  • 關(guān)鍵字: 接口  設(shè)計(jì)  應(yīng)用  AVR  總線  RAM  PCI  雙口  

PCI Express接口的數(shù)據(jù)采集存儲(chǔ)系統(tǒng)方案

  • PCI Express接口的數(shù)據(jù)采集存儲(chǔ)系統(tǒng)方案,引言  本文提出了一種基于PCI Express總線接口的、具備可擴(kuò)展性能、并可大容量存儲(chǔ)數(shù)據(jù)的采集系統(tǒng)。該系統(tǒng)的最高采樣速率可達(dá)80 MHz,利用計(jì)算機(jī)并通過PCI Express總線和采集卡、Raid磁盤陣列相連后,便可通過主機(jī)
  • 關(guān)鍵字: 系統(tǒng)  方案  存儲(chǔ)  數(shù)據(jù)采集  Express  接口  PCI  

IDT推出全球最高性能Gen 3 PCI Express交換器件

  •   IDT公司 (Integrated Device Technology, Inc.;) 發(fā)布全球最高性能的 Gen 3 PCI Express (PCIe) 交換芯片系列,用于固態(tài)硬盤 (SSD) 存儲(chǔ)陣列和云計(jì)算應(yīng)用。新的交換芯片系列以占據(jù)領(lǐng)導(dǎo)地位的 IDT 高性能、可升級(jí)的 PCIe Gen 1 和 Gen 2 交換芯片為基礎(chǔ),支持多達(dá) 64 通道和 16 端口的容量,并支持更多協(xié)議,以改善效率和降低功耗。  
  • 關(guān)鍵字: IDT  PCI   

IDT推出全球最高性能Gen 3 PCI Express交換器件

  • 擁有模擬和數(shù)字領(lǐng)域的優(yōu)勢(shì)技術(shù)、提供領(lǐng)先的混合信號(hào)半導(dǎo)體解決方案的供應(yīng)商 IDT 公司 (Integrated Device Technology, Inc.; NASDAQ: IDTI) 發(fā)布全球最高性能的 Gen 3 PCI Ex-press (PCIe) 交換芯片系列,用于固態(tài)硬盤 (SSD) 存儲(chǔ)陣列和云計(jì)算應(yīng)用。新的交換芯片系列以占據(jù)領(lǐng)導(dǎo)地位的 IDT 高性能、可升級(jí)的 PCIe Gen 1 和 Gen 2 交換芯片為基礎(chǔ),支持多達(dá) 64 通道和 16 端口的容量,并支持更多協(xié)議,以改善效率和降
  • 關(guān)鍵字: IDT  SSD  Gen 3 PCI   

IDT推出Gen 3 PCI Express交換器件

  • 擁有模擬和數(shù)字領(lǐng)域的優(yōu)勢(shì)技術(shù)、提供領(lǐng)先的混合信號(hào)半導(dǎo)體解決方案的供應(yīng)商 IDT公司 (Integrated Device Technology) 發(fā)布全球最高性能的Gen 3 PCI Express (PCIe) 交換芯片系列,用于固態(tài)硬盤(SSD) 存儲(chǔ)陣列和云計(jì)算應(yīng)用。新的交換芯片系列以占據(jù)領(lǐng)導(dǎo)地位的 IDT 高性能、可升級(jí)的 PCIe Gen 1 和 Gen 2 交換芯片為基礎(chǔ),支持多達(dá)64 通道和16 端口的容量,并支持更多協(xié)議,以改善效率和降低功耗。
  • 關(guān)鍵字: IDT  交換器件  Gen 3 PCI Express  

基于PCI總線的印品質(zhì)量檢測系統(tǒng)設(shè)計(jì)

  • 本文使用了多個(gè)CCD攝像頭同步獲取不同位置信息,利用CPLD的邏輯控制功能配合PCI總線以DMA方式同步傳輸數(shù)據(jù)供上層的應(yīng)用軟件對(duì)采集到的數(shù)據(jù)進(jìn)行實(shí)時(shí)處理。從而很好地滿足尺寸、精度和實(shí)時(shí)性的要求。
  • 關(guān)鍵字: 檢測系統(tǒng)  設(shè)計(jì)  質(zhì)量  印品  PCI  總線  基于  

基于FPGA PCI的并行計(jì)算平臺(tái)實(shí)

  • 基于FPGA PCI的并行計(jì)算平臺(tái)實(shí),本文介紹的基于PCI總線的FPGA計(jì)算平臺(tái)的系統(tǒng)實(shí)現(xiàn):通過在PC機(jī)上插入擴(kuò)展PCI卡,對(duì)算法進(jìn)行針對(duì)并行運(yùn)算的設(shè)計(jì),提升普通PC機(jī)對(duì)大計(jì)算量數(shù)字信號(hào)的處理速度。本設(shè)計(jì)采用5片F(xiàn)PGA芯片及相關(guān)周邊芯片設(shè)計(jì)實(shí)現(xiàn)這一并行高速
  • 關(guān)鍵字: 計(jì)算  平臺(tái)  并行  PCI  FPGA  基于  

基于DSP的PCI總線數(shù)據(jù)采集系統(tǒng)研究

  • 本文以實(shí)際開發(fā)系統(tǒng)為背景,以TI公司的TMS320VC5402與PLX公司的PCI9052為基礎(chǔ)。詳細(xì)論述了基于DSP的PCI總線結(jié)構(gòu)的數(shù)據(jù)采集系統(tǒng)硬件及軟件設(shè)計(jì)方案和實(shí)現(xiàn)方法。
  • 關(guān)鍵字: DSP  PCI  總線  數(shù)據(jù)采集    

基于PCI總線的GP-IB接口電路設(shè)計(jì)與實(shí)現(xiàn)

  • 本文主要介紹在EPLD中實(shí)現(xiàn)PCI總線接口電路的設(shè)計(jì),并且能夠正確操作GP-IB總線協(xié)議的控制芯片NAT9914。EPLD的容量較小,我們采用XILINX公司的XC95288XL器件,只有288個(gè)宏單元,經(jīng)過設(shè)計(jì)優(yōu)化,最終成功裝載。
  • 關(guān)鍵字: GP-IB  PCI  總線  接口    

一種DSP與PCI總線的接口設(shè)計(jì)

  • 一種DSP與PCI總線的接口設(shè)計(jì),1 引言  DSP+PCI數(shù)字信號(hào)處理方案可利用PC的強(qiáng)大功能實(shí)現(xiàn)對(duì)DSP的操作控制、數(shù)據(jù)分析和操作監(jiān)視等。DSP+PCI方案能充分滿足數(shù)字圖像、語音處理、高速實(shí)時(shí)數(shù)據(jù)處理等領(lǐng)域的應(yīng)用,為DSP系統(tǒng)的低成本實(shí)現(xiàn)提供了解決方案
  • 關(guān)鍵字: 接口  設(shè)計(jì)  總線  PCI  DSP  一種  

一種高集成度基于PCI總線的AM80486 CPU設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:文章針對(duì)目前大多數(shù)采用80486處理器的模塊系統(tǒng)集成度偏低、總線傳輸速率較慢的缺點(diǎn),提出了一種解決方案。該方案采用PCI總線提升系統(tǒng)性能的同時(shí),將部分功能單元以IP核(Intcllectual Property Core)的形式集成
  • 關(guān)鍵字: CPU  設(shè)計(jì)  實(shí)現(xiàn)  AM80486  總線  基于  PCI  集成  
共475條 16/32 |‹ « 14 15 16 17 18 19 20 21 22 23 » ›|

pci-bus介紹

您好,目前還沒有人創(chuàng)建詞條pci-bus!
歡迎您創(chuàng)建該詞條,闡述對(duì)pci-bus的理解,并與今后在此搜索pci-bus的朋友們分享。    創(chuàng)建詞條

熱門主題

PCI-bus    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473