首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> mcu-fpga

mcu-fpga 文章 最新資訊

基于FPGA的存儲測試系統(tǒng)的設(shè)計

  • 摘要:針對某些特殊的測試試驗要求測試系統(tǒng)高性能、微體積、低功耗,在存儲測試理論基礎(chǔ)上,進行了動態(tài)存儲測試系統(tǒng)的FPGA設(shè)計。介紹了該系統(tǒng)的組成,對控制模塊進行了詳細設(shè)計。針對測試環(huán)境的多樣性設(shè)計了采樣策略
  • 關(guān)鍵字: FPGA  存儲測試  系統(tǒng)    

基于Flash型FPGA的信號源卡設(shè)計

  • 摘要:介紹了一種基于Flash型FPGA的多路模擬重信號源設(shè)計方法,該系統(tǒng)以ACTEL公司的A3P125VQ100芯片為核心,實現(xiàn)了系統(tǒng)的軟硬件結(jié)合。它包括數(shù)模轉(zhuǎn)換單元、電源模塊、多路模擬開關(guān)模塊以及運算放大單元等,實現(xiàn)了電源
  • 關(guān)鍵字: Flash  FPGA  信號源    

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計

  • 摘要:為了在提高數(shù)據(jù)采集卡的速度的同時降低成本,設(shè)計了一種應(yīng)用流水線存儲技術(shù)的數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)應(yīng)用軟件與硬件相結(jié)合的方式來控制實現(xiàn),通過MAX1308模數(shù)轉(zhuǎn)換器完成ADC的轉(zhuǎn)化過程,采用多片Nandflash流水線
  • 關(guān)鍵字: FPGA  高速數(shù)據(jù)  采集  系統(tǒng)設(shè)計    

基于FPGA的SoC驗證平臺實現(xiàn)電路仿真?zhèn)慑e

  • 基于FPGA的SoC驗證平臺實現(xiàn)電路仿真?zhèn)慑e,臺灣工業(yè)技術(shù)研究院提出一種能夠顯著提升客制化FPGA原型板驗證效率的創(chuàng)新方法,自動化現(xiàn)有的電路仿真(in-circuit emulation)偵錯功能,并提供更高的FPGA能見度。這個以FPGA為基礎(chǔ)的SoC驗證平臺對工研院而言是前景看好
  • 關(guān)鍵字: 實現(xiàn)  電路  仿真  平臺  驗證  FPGA  SoC  基于  

享受黃金周 自駕游導(dǎo)航儀使用技巧解析

充滿想象 馬自達未來的動力總成技術(shù)

FPGA配置模式

  • FPGA配置模式,FPGA有多種配置模式:并行主模式為一片F(xiàn)PGA加一片EPROM的方式;主從模式可以支持一片PROM編程多片F(xiàn)PGA;串行模式可以采用串行PROM編程FPGA;外設(shè)模式可以將FPGA作為微處理器的外設(shè),由微處理器對其編程?! ∪绾螌崿F(xiàn)快
  • 關(guān)鍵字: 模式  配置  FPGA  

FPGA芯片結(jié)構(gòu)分析

  • FPGA芯片結(jié)構(gòu)分析,目前主流的FPGA仍是基于查找表技術(shù)的,已經(jīng)遠遠超出了先前版本的基本性能,并且整合了常用功能(如RAM、時鐘管理和DSP)的硬核(ASIC型)模塊。如圖1-1所示(注:圖1-1只是一個示意圖,實際上每一個系列的FPGA都有其相應(yīng)的
  • 關(guān)鍵字: 分析  結(jié)構(gòu)  芯片  FPGA  

運動控制將汽車發(fā)展推往新方向(上)

運動控制將汽車發(fā)展推往新方向(下)

現(xiàn)代FPGA設(shè)計的能源優(yōu)化方案

  • 現(xiàn)代FPGA設(shè)計的能源優(yōu)化方案,引言  減少FPGA的功耗可帶來許多好處,如提高可靠性、降低冷卻成本、簡化電源和供電方式、延長便攜系統(tǒng)的電池壽命等。無損于性能的低功耗設(shè)計 既需要有高功率效率的FPGA架構(gòu),也需要有能駕馭架構(gòu)組件的良好設(shè)計規(guī)范
  • 關(guān)鍵字: 優(yōu)化  方案  能源  設(shè)計  FPGA  現(xiàn)代  

全固體電池實用進程加速,東工大和豐田等合成新材料

TMS320C61416控制FPGA數(shù)據(jù)加載設(shè)計

  • TMS320C61416控制FPGA數(shù)據(jù)加載設(shè)計,本文提出了采用通過市面上常見的Flash ROM芯片替代專用PROM的方式,通過DSP的外部高速總線進行FPGA加載;既節(jié)約了系統(tǒng)成本,也能達到FPGA上電迅速加載的目的;特別適用于在FPGA調(diào)試后期,待固化程序的階段。下面以兩片Xilinx公司Virtex-4系列XC4VLX60芯片為例,詳細介紹采用TI公司的TMS320C61416 DSP控制FPGA芯片數(shù)據(jù)加載的軟硬件設(shè)計。
  • 關(guān)鍵字: 加載  設(shè)計  數(shù)據(jù)  FPGA  控制  TMS320C61416  

可擴展動態(tài)重配置的新型FPGA平臺設(shè)計

  • 可擴展動態(tài)重配置的新型FPGA平臺設(shè)計,新型 FPGA 平臺具有高度的靈活性和可擴展性,且集成度高,能夠在單個或兩個芯片上集成一個完整的異構(gòu)動態(tài)運算系統(tǒng)。  自適應(yīng)硬件在諸如導(dǎo)彈電子和軟件無線電等功耗和系統(tǒng)尺寸有限,同時對環(huán)境高度敏感的應(yīng)用中非常
  • 關(guān)鍵字: 平臺  設(shè)計  FPGA  新型  動態(tài)  配置  擴展  

Altera樹立新里程碑發(fā)布首款28nmFPGA開發(fā)套件

  •   Altera公司日前宣布開始提供第一款帶有28-nm FPGA的開發(fā)套件——Stratix V GX FPGA信號完整性套件,在推動業(yè)界28-nm FPGA發(fā)展方面樹立了新里程碑。這一全功能套件支持設(shè)計工程師加速高性能系統(tǒng)的設(shè)計和開發(fā),滿足了業(yè)界對提高帶寬的需求。Stratix V GX FPGA信號完整性開發(fā)套件為用戶提供的平臺能夠測量并評估從600 Mbps到12.5 Gbps的收發(fā)器鏈路性能。  
  • 關(guān)鍵字: Altera  FPGA  
共10003條 420/667 |‹ « 418 419 420 421 422 423 424 425 426 427 » ›|

mcu-fpga介紹

您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473