首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

fsp:fpga-pcb 文章 最新資訊

如何實(shí)現(xiàn)FPGA基于CORDIC算法的求平方?

  • 1. CORDIC功能及原理CORDIC是在沒有專用乘法器(最小化門數(shù)量)情況下,一組完成特定功能的算法,包括平方、超越、Log、sin/cos/artan。原理為連續(xù)的旋轉(zhuǎn)
  • 關(guān)鍵字: CORDIC  FPGA  

深度解讀IBM基于Kintex-7 FPGA―K70T實(shí)現(xiàn)MCL86 8088處理器

  • IBM PCjr的問世眾所周知IBM是著名的國際商業(yè)機(jī)器公司,它是計(jì)算機(jī)產(chǎn)業(yè)的長期領(lǐng)導(dǎo)者,其推出的個(gè)人計(jì)算機(jī)(PC)標(biāo)準(zhǔn)一直沿用至今,同時(shí)其在大型機(jī)、超級計(jì)
  • 關(guān)鍵字: MCL868080  IBM  FPGA  

基于高速PCB串?dāng)_分析及其最小化

  • 隨著電子產(chǎn)品功能的日益復(fù)雜和性能的提高,印刷電路板的密度和其相關(guān)器件的頻率都不斷攀升,保持并提高系統(tǒng)的速度與性能成為設(shè)計(jì)者面前的一個(gè)重要課題
  • 關(guān)鍵字: PCB  

詳解嵌入式開發(fā)中DSP與FPGA的關(guān)系

  • 常所說的單片機(jī)側(cè)重于控制,不支持信號處理,屬于低端嵌入式處理器,arm可以看做是低端單片機(jī)升級版,支持操作系統(tǒng)管理,更多接口如網(wǎng)卡,處理能力更強(qiáng)
  • 關(guān)鍵字: 嵌入式開發(fā)  FPGA  DSP  

可穿戴PCB設(shè)計(jì)三大注意事項(xiàng)

  • 由于體積和尺寸都很小,對日益增長的可穿戴物聯(lián)網(wǎng)市場來說幾乎沒有現(xiàn)成的印刷電路板標(biāo)準(zhǔn)。在這些標(biāo)準(zhǔn)面世之前,我們不得不依靠在板級開發(fā)中所學(xué)的知識
  • 關(guān)鍵字: 可穿戴  PCB  基礎(chǔ)材料  

基于FPGA解決物聯(lián)網(wǎng)實(shí)現(xiàn)的核心3大挑戰(zhàn)

  • 物聯(lián)網(wǎng)(IoT)已成為一個(gè)廣受歡迎的名詞,幾乎每一個(gè)電子設(shè)備相互連接到互聯(lián)網(wǎng)上加以使用,并且呈現(xiàn)爆炸式增長。但這種增長卻恰恰帶來了它的實(shí)戰(zhàn)挑戰(zhàn),一
  • 關(guān)鍵字: FPGA  物聯(lián)網(wǎng)  

單層FPC/雙面FPC/多層FPC區(qū)別

  • 隨著手機(jī)、筆記本電腦等高端、小型化電子產(chǎn)品的發(fā)展,對柔性PCB(FPC)的需求越來越大,PCB廠商正加快開發(fā)厚度更薄、更輕和密度更高的FPC,小編來跟大家
  • 關(guān)鍵字: PCB  FPC  

時(shí)序分析的一些基本概念

  • 時(shí)序分析時(shí)FPGA設(shè)計(jì)中永恒的話題,也是FPGA開發(fā)人員設(shè)計(jì)進(jìn)階的必由之路。慢慢來,先介紹時(shí)序分析中的一些基本概念。
  • 關(guān)鍵字: FPGA  時(shí)序  

掌握三大原則,輕松分配FPGA引腳

  • 現(xiàn)在的FPGA正變得越來越復(fù)雜,向引腳分配信號的任務(wù)曾經(jīng)很簡單,現(xiàn)在也變得相當(dāng)繁復(fù)。下面這些用于向多用途引腳指配信號的指導(dǎo)方針有助于設(shè)計(jì)師根據(jù)最
  • 關(guān)鍵字: FPGA  

PCB板阻抗板的定義

  • 一、印制電路板阻抗特性:......
  • 關(guān)鍵字: PCB  

PCB板設(shè)計(jì)中pad及via的用法描述

  • 特別容易出現(xiàn)的幾個(gè)問題:一)pad跟via用混著用,導(dǎo)致出問題......
  • 關(guān)鍵字: PCB  

Verilog的語言要素有哪些?

  • 本章介紹Verilog HDL的基本要素,包括標(biāo)識符、注釋、數(shù)值、編譯程序指令、系統(tǒng)任務(wù)和系統(tǒng)函數(shù)。另外,本章還介紹了Verilog硬件描述語言中的兩種數(shù)據(jù)類
  • 關(guān)鍵字: Verilog  FPGA  

詳細(xì)介紹數(shù)字時(shí)鐘管理模塊與嵌入式塊RAM

  • 3.數(shù)字時(shí)鐘管理模塊(DCM)業(yè)內(nèi)大多數(shù)FPGA 均提供數(shù)字時(shí)鐘管理( 賽靈思公司的全部FPGA 均具有這種特性)。賽靈思公司推出最先進(jìn)的FPGA 提供數(shù)字時(shí)鐘管理
  • 關(guān)鍵字: 數(shù)字時(shí)鐘  管理  FPGA  

詳解底層內(nèi)嵌功能單元與軟核、硬核以及固核

  • 6、底層內(nèi)嵌功能單元內(nèi)嵌功能模塊主要指DLL(Delay Locked Loop)、PLL(Phase Locked Loop)、DSP 等軟處理核(Soft Core)。現(xiàn)在越來越豐富的內(nèi)嵌功能單元
  • 關(guān)鍵字: 賽靈思  dll  FPGA  

PCB的 A/D分區(qū)和分地的設(shè)計(jì)

  • 在將A/D轉(zhuǎn)換器的模擬地和數(shù)字地管腳連接在一起時(shí),大多數(shù)的A/D轉(zhuǎn)換器廠商會建議將模擬地和數(shù)字地管腳通過最短的引線連接到同一個(gè)低阻抗的地上,因?yàn)榇?/li>
  • 關(guān)鍵字: PCB  A/D分區(qū)  
共8411條 55/561 |‹ « 53 54 55 56 57 58 59 60 61 62 » ›|

fsp:fpga-pcb介紹

您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473