首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-pwm

fpga-pwm 文章 最新資訊

基于FPGA的數字音頻廣播信道編碼器的實現

  •   摘要:介紹了數字音頻廣播(DAB)信道編碼的原理和關鍵技術,并應用單片FLEX10K100系列FPGA實現DAB信道編碼器。   關鍵詞:數字音頻廣播(DAB) 信道編碼 FPGA   1 數字音頻廣播(DAB)發(fā)射系統(tǒng)及信道編碼器   DAB是繼調幅和調頻廣播之后的第三代廣播體系。與模擬廣播相比它不僅可以提供高質量的聲音信號(CD音質),也可以提供數據、圖像等多種其他附加服務。它可以保護在高速移動接收時的聲音質量,具有很強的抗干擾能力,在同要瓣頻帶寬度和環(huán)境下,DAB可以提供高質量的多種多樣的
  • 關鍵字: 數字音頻 FPGA DAB 編碼器   

Xilinx FPGA適應不斷變化的廣播視頻潮流

  •   電視臺的演播室需要在不替換龐大的以同軸電纜構建的基礎架構的情況下,將模擬音頻和視頻轉換為數字音頻和視頻,這樣就逐漸形成了傳輸非壓縮標清視頻的串行數字接口(SDI)協議。如今,出于重新利用同軸電纜的同樣目的,日益增長的屏幕分辨率和相關數據速率衍生出了若干新的串行數據通信格式。   首先出現的是SDI標準,通常稱為SMPTE 259M標準,這是由電影與電視工程師協會(SMPTE)制定的,于1989年開始商業(yè)應用。在最初推出之際,用于接口的主要芯片是由ASSP芯片制造商提供的。SDI名義上的數據速率是27
  • 關鍵字: Xilinx FPGA  

筆記本電腦電源適配器—應對效率挑戰(zhàn)

  •   引言   不久之前,筆記本電腦的功能有限,如功率要求僅為50-70瓦(W)。近年來,功率要求攀升到100 W范圍以上,但重量和尺寸的期望沒有相應地改善。此外,需要滿足規(guī)范中的低待機功率性能、外部電源(EPS)效率要求和IEC1000-3-2對75 W以上輸入功率的諧波要求使這一挑戰(zhàn)更加難應對。本文探索能使電源制造商應對這些挑戰(zhàn)的新近趨勢,并提供不同替代解決方案以供選擇。   隨著筆記本電腦的功能日益豐富,其功率要求也提高了。此外,因為電池容量(或密度)提高了,充電要求也提高了—&mda
  • 關鍵字: 電源適配器  PWM  CRM PFC  

透視 FPGA 的安全性

  •   今天的設計人員已經在許多不同的領域中選擇FPGA作為首選的解決方案。這些FPGA器件早已超越了原本作為原型設計工具的范疇,逐漸用于生產應用中,尤其是消費電子和汽車電子等領域。據Gartner Dataquest市場研究公司指出,FPGA器件在汽車應用中的使用規(guī)模從2002到2005年增加約七倍。   這個增長在很大程度上是來自于FPGA本身的特點。由于象全球定位系統(tǒng) (GPS) 導航裝置和DVD播放機之類設備的產品壽命相對較短,因此縮短其開發(fā)周期變得非常重要??删幊踢壿嫳憧蔀樵O計人員提供所需的靈活性
  • 關鍵字: FPGA  汽車  Flash  

基于DC/DC軟開關技術的充電機在鐵路輔助電源系統(tǒng)中的應用

  •   引言   現代電力電子朝著小型化、輕量化方向發(fā)展,對效率和電磁兼容也有了更高的要求。隨著電力電子裝置的高頻化的發(fā)展趨勢,濾波器、變壓器體積和重量減小,電力電子裝置小型化、輕量化。但同時導致開關損耗增加,電磁干擾增大。而基于軟開關技術的諧振變換器正是適應這樣的趨勢而發(fā)展起來的,它可以降低開關損耗和開關噪聲,進一步提高開關頻率。   將諧振變換器與PWM技術結合起來構成軟開關PWM的控制方法,集諧振變換器與PWM控制的優(yōu)點于一體,既能實現功率開關管的軟開關,又能實現恒頻控制,是當今電力電子技術發(fā)展的方
  • 關鍵字: PWM  

Intersil:北京IIC展風采

  • ??? 早春三月的北京,尚有一絲涼意。而在中國國際貿易中心舉行的第十三屆國際集成電路研討會暨展覽會(IIC)卻進行得如火如荼,一派熱鬧景象。 ??? 雖然IIC北京站的參展商不及參加深圳站和上海站的展商多,但這也恰恰使幾家實力雄厚的參展廠商突顯出來。Intersil就是這樣一家在模擬/電源領域很有實力的公司?!峨娮赢a品世界》記者一進國際貿易中心展廳大門,就看到了Intersil漂亮醒目的特裝展臺吸引了很多專業(yè)觀眾駐足。觀眾們有的在與Inters
  • 關鍵字: Intersil  模擬  電源  PWM  

面向FPGA的ESL工具

  •   邏輯設計領域正發(fā)生著根本變化,新一代設計工具能夠幫助軟件開發(fā)者將其算法表達直接轉換成硬件,而無需學習傳統(tǒng)的硬件設計技術。這些工具及相關設計方法學一起被歸類為電子系統(tǒng)級 (ESL) 設計,廣義上指從比目前主流的寄存器傳輸級 (RTL) 更高的抽象級別上開始的系統(tǒng)設計與驗證方法學。與硬件語言如 Verilog 和 VHDL比起來,ESL 設計語言在語法和語義上與流行的 ANSI C 比較接近。   ESL 與 FPGA 的關系   ESL 工具已經存在了一段時間,而許多人覺得這些工具主要專注于 ASI
  • 關鍵字: FPGA  ESL  

寬頻帶數字鎖相環(huán)的設計及基于FPGA的實現

  • 本文簡要介紹了在FPGA中實現全數字鎖相環(huán)(DPLL)的原理與方法,以解決在同步串行數據通信時的同步時鐘不穩(wěn)定時的快速恢復問題; 并重點介紹了采用可控模數分頻器實現的數字鎖相環(huán)中寬頻帶捕獲的方法與實現過程。
  • 關鍵字: DPLL  FPGA  數字環(huán)路濾波器  時鐘恢復  寬頻帶  

將DSP設計擴展為異構硬件平臺

  •   您可以在自動流程中將一個 FPGA 協處理器添加到 DSP 系統(tǒng)中。   視頻、影像和電信市場的標準推動了異構可重配置 DSP 硬件平臺的使用。就本文而言,這些平臺包括 DSP 處理器和 FPGA,它們提供的現成硬件解決方案可以解決視頻、影像和電信設計中的重大難題,但仍不失產品差異化所需的足夠的可定制性。   據市場研究公司 Forward Concepts 于 2005 年發(fā)表的一則調查報告(圖 1)稱,選擇處理器和 FPGA 的主要標準不是器件本身,而是開發(fā)它們的工具。這一概念對于包含 FPG
  • 關鍵字: FPGA DSP   

AC-Link數字音頻VHDL編/解碼的FPGA設計

  •   引言   數字音頻處理是指為真實再現聲音的逼真效果而對音頻進行的編解碼處理技術,它是寬帶網絡多媒體、移動多媒體通信的關鍵技術.Audio Codec′97(音頻數字信號編/解碼器)是其中一種用于聲音錄放的技術標準,簡稱AC′97. AC′97采用雙集成結構,即Digital Controller(數字信號控制器)和Audio Codec(音頻編解碼),使模/數轉換器ADC和數?模轉換器DAC轉換模塊獨立,盡可能降低EMI(電磁干擾)的影響。   利用FPGA,可
  • 關鍵字: FPGA VHDL  

AC-Link數字音頻VHDL編/解碼的FPGA設計

  • ?????? 提出一種利用FPGA實現AC-Link數字音頻處理的設計方案.AC-Link音頻編解碼系統(tǒng)以VHDL模塊進行設計,經過波形仿真和結果驗證后,將程序下載到FPGA中實現1這種設計方法可以縮短設計周期,提高設計的可靠性和效率。    ??????? 引言 ??????? 數字音頻處理是指為真
  • 關鍵字: AC-Link VHDL FPGA   

FPGA在語音存儲與回放系統(tǒng)中的應用

  •   1 引言   隨著數字信號處理器、超大規(guī)模集成電路的高速發(fā)展,語音記錄技術已從模擬錄音階段過渡到數字錄音階段。在數字化錄音技術中,壓縮后的語音數據有些存儲在硬盤中,有些存儲在帶有掉電保護功能的RAM或FLASH存儲器中。筆者介紹的語音存儲與回放系統(tǒng),未使用專用的語音處理芯片,不需要擴展接口電路,只利用FPGA作為核心控制器,就能完成語音信號的數字化處理,即實現語音的存儲與回放。   2 系統(tǒng)總體結構   數字化語音存儲與回放系統(tǒng)的基本工作原理是將模擬語音信號通過模數轉換器(A/D)轉換成數字信號
  • 關鍵字: FPGA  

基于DVD-ROM應用的內容加擾系統(tǒng)的VLSI設計

  •   摘 要:本文介紹了一種基于DVD-ROM應用的內容干擾系統(tǒng)(CSS)的設計和實現。該系統(tǒng)可有效防止對DVD盤片的非法拷貝。文中通過對其工作原理和實際應用的分析,給出其最終實現方案,并用Verilog HDL完整整個系統(tǒng)的設計。功能仿真和FPGA驗證表明,設計成功。   關鍵詞:內容加擾系統(tǒng);DVD;Verilog HDL;FPGA驗證   引 言   DVD-ROM的視頻和音頻數據是經過加密編碼的,加擾的源是標題密鑰(Tittle Key),同時標題密鑰被光盤密鑰(光盤密鑰)加密,主機在播放影碟
  • 關鍵字: FPGA DVD CSS VLSI   

使用FPGA測試的一些有效方法

  • 引言   隨著芯片設計技術越來越成熟,越來越多的產品選擇使用SoC(System on Chip)的技術實現。然而,每一次流片不一定都能達到預期的效果。根據Synopsys公司統(tǒng)計,有超過60%的公司需要重新流片(respin)。在這個過程中浪費了大量的金錢,一次修正平均的花費就超過100萬美元。如果一旦錯過了商品推出的最佳時機,那么錯過市場機會的代價則以數千萬美元計,甚至更高。據統(tǒng)計,在需要respin的芯片中有43%是在前端的設計和實現的時候產生的邏輯功能錯誤。如何避免或減小如此高的風險是每一
  • 關鍵字: FPGA  

基于FPGA系統(tǒng)易測試性的研究

  • 引 言 現代科技對系統(tǒng)的可靠性提出了更高的要求,而FPGA技術在電子系統(tǒng)中應用已經非常廣泛,因此FPGA易測試性就變得很重要。要獲得的FPGA內部信號十分有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設計調試和檢驗變成設計中最困難的一個流程。另一方面,當前幾乎所有的像CPU、DSP、ASIC等高速芯片的總線,除了提供高速并行總線接口外,正迅速向高速串行接口的方向發(fā)展,FPGA也不例外。每一條物理鏈路的速度從600 Mbps到10 Gbps,高速I/O的測試和驗證更成為傳統(tǒng)專注于FPG
  • 關鍵字: FPGA  
共7259條 442/484 |‹ « 440 441 442 443 444 445 446 447 448 449 » ›|
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473