摘要:PWM整流器是一種高功率因數(shù)的電源變流器。采用了電流追蹤型控制方式對PWM整流器進(jìn)行控制,并且設(shè)計了以高性能的DSP芯片TMS320F240為核心的全數(shù)字控制系統(tǒng)。實(shí)驗證明,該控制系統(tǒng)具有控制靈活,精度高,動態(tài)響應(yīng)
關(guān)鍵字:
整流器 控制 實(shí)現(xiàn) PWM 因數(shù) DSP 功率 基于
? 美國國防預(yù)先研究計劃局射頻和微波技術(shù)專家正在與6家國防企業(yè)和大學(xué)合作,開發(fā)可編程射頻前端元件,以減少軍事通信、電子戰(zhàn)和信號情報系統(tǒng)(SIGINT)的成本和開發(fā)時間。
迄今為止,DARPA授權(quán)了6份關(guān)于“現(xiàn)場可編程門陣列射頻技術(shù)(RF-FPGA)”項目的合同。該項目旨在通過收發(fā)器鏈編程,跨不同應(yīng)用程序重復(fù)使用同一組射頻前端元件。從根本上講, RF-FPGA項目試圖將現(xiàn)場可編程門陣列(FPGA)在數(shù)字計算方面的成功應(yīng)用經(jīng)驗轉(zhuǎn)移到射頻和微波技術(shù),從而在廣泛應(yīng)用中減少
關(guān)鍵字:
DARPA FPGA
在進(jìn)行FPGA設(shè)計時,有很多需要我們注意的地方。具有好的設(shè)計風(fēng)格才能做出好的設(shè)計產(chǎn)品,這一點(diǎn)是毋庸置疑的。那么,接下來,小編就帶大家一起來看看,再進(jìn)行FPGA設(shè)計時,我們都要注意哪些呢? 一.命名風(fēng)格: 1不
關(guān)鍵字:
FPGA 電子工程師 經(jīng)驗
隨著高速數(shù)字系統(tǒng)的發(fā)展,高速串行數(shù)據(jù)被廣泛使用,內(nèi)嵌高速串行接口的FPGA也得到大量應(yīng)用,相應(yīng)的高速串行信號質(zhì)量的測試也越來越頻繁和重要。通常用示波器觀察信號波形、眼圖、抖動來衡量信號的質(zhì)量,Xilinx提供的
關(guān)鍵字:
FPGA 集成式 比特 誤碼率測試儀
#includereg52.h> sbit KEY1 = P3^1; //定義調(diào)速按鍵sbit PWM = P1^5; //定義調(diào)速端口unsigned cha ...
關(guān)鍵字:
直流電機(jī) 調(diào)速程序 PWM
摘要:通過分析各種偽隨機(jī)序列生成方法,提出了一種基于M 序列的連續(xù)抽樣方法,可以生 成滿足自適應(yīng)光學(xué)系統(tǒng)SPGD 控制算法要求的多路、相互獨(dú)立以及服從伯努利分布的偽隨機(jī)序 列。該方法適合于用FPGA 等超大規(guī)模集成
關(guān)鍵字:
FPGA 偽隨機(jī)序列 方法
摘要:本設(shè)計基于DDS原理和FPGA技術(shù)按照順序存儲方式,將對正弦波、方波、三角波、鋸齒波四種波形的取樣數(shù)據(jù)依次全部存儲在ROM波形表里,通過外接設(shè)備撥扭開關(guān)和鍵盤控制所需波形信號的輸出,最終將波形信息顯示在LC
關(guān)鍵字:
FPGA DDS 信號發(fā)生器
O 引言 近年來,隨著信息技術(shù)的發(fā)展,網(wǎng)絡(luò)化日加普遍,以太網(wǎng)被廣泛應(yīng)用到各個領(lǐng)域。例如在數(shù)據(jù)采集領(lǐng)域,一些小型監(jiān)測設(shè)備需要增加網(wǎng)絡(luò)實(shí)現(xiàn)遠(yuǎn)程數(shù)據(jù)傳輸?shù)墓δ?,只要那些設(shè)備上增加一個網(wǎng)絡(luò)接口并實(shí)現(xiàn)了TCP/IP協(xié)
關(guān)鍵字:
通信 Matlab 系統(tǒng) 研究 協(xié)議 基于 TCP IP FPGA
過去,TMOEM設(shè)計的儀器都是根據(jù)某種標(biāo)準(zhǔn)完成測試過程。這樣,當(dāng)一個新的標(biāo)準(zhǔn)或修訂后的標(biāo)準(zhǔn)發(fā)布出來時,他...
關(guān)鍵字:
便攜式 測試設(shè)備 FPGA
FPGA在廣播視頻中的應(yīng)用, 1.時機(jī) 在世界范圍內(nèi),廣播視頻系統(tǒng)的需求都在逐年顯著增加,原因是以下的一些因素同時發(fā)生了作用: 可供觀眾選擇的廣播頻道的增加。世界范圍內(nèi),更多觀眾的選擇從很少的幾個頻道發(fā)展到幾百個頻道。
關(guān)鍵字:
應(yīng)用 視頻 廣播 FPGA
1 引 言在ARM+FPGA系統(tǒng)結(jié)構(gòu)中,實(shí)現(xiàn)基于ARM的嵌入式處理器和FPGA之間通信最簡單的方法就是通過異步串行接口EIARS232C??紤]選用集成有UART(Universal Asynchronous Receiver / TraNSmitter )控制器的嵌入式處理器
關(guān)鍵字:
UART FPGA
摘要: 本文采用高性能的SHE-PWM控制芯片及帶自舉電路的驅(qū)動芯片,結(jié)合IGBT構(gòu)成的逆變橋,組成了性價比極高的一種逆變電源的設(shè)計方案。輸出波形好,性能穩(wěn)定可靠。并通過試驗得到驗證。敘詞:SHE-PWM控制 自舉 電源
關(guān)鍵字:
電源 DC-AC 控制 SHE-PWM 基于
摘要:敘述了三相四橋臂逆變器的工作原理與控制方法。關(guān)鍵詞:三相;四橋臂;逆變器Three?phase InverterwithFourBridgeLegs1前言三相四橋臂逆變器,主要用于給三相不對稱負(fù)載供電的UPS、中頻變頻器和航空機(jī)載變速恒頻
關(guān)鍵字:
控制 PWM 逆變器 三相四
如何有效的管理FPGA設(shè)計中的時序問題, 當(dāng) 二、導(dǎo)言 FPGA的設(shè)計與高速接口技術(shù)可以幫助你滿足今天的市場要求,但也提出了一些有趣的設(shè)計挑戰(zhàn)。為了確保存儲器接口的數(shù)據(jù)傳輸準(zhǔn)確,在超過200兆赫茲以上,進(jìn)行時序分析將發(fā)揮更突出的作用,以
關(guān)鍵字:
時序 問題 設(shè)計 FPGA 有效 管理 如何
摘要:為了消除空間環(huán)境中單粒子翻轉(zhuǎn)(SEU)的影響,目前星載計算機(jī)中均對RAM存儲單元采用檢錯糾錯(EDAC)設(shè)計。隨著FPGA在航天領(lǐng)域的廣泛應(yīng)用,FPGA已成為EDAC功能實(shí)現(xiàn)的最佳硬件手段。本文介紹了EDAC的編碼和實(shí)現(xiàn),提出一
關(guān)鍵字:
FPGA EDAC 星載 計算機(jī)
fpga-pwm介紹
您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。
創(chuàng)建詞條