首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-pwm

fpga-pwm 文章 最新資訊

stc12c2052ad pwm程序

  • #includereg52.h> sfr CCON =0xD8; //PCA control register sfr CMOD =0xD9; sfr CL =0xe9; sfr CH ...
  • 關(guān)鍵字: stc12c2052ad  pwm  輸入源  

無需外部信號(hào)發(fā)生器、時(shí)鐘或微型控制器 就可實(shí)現(xiàn)準(zhǔn)確的 PWM LED 調(diào)光

  • 無需外部信號(hào)發(fā)生器、時(shí)鐘或微型控制器 就可實(shí)現(xiàn)準(zhǔn)確的 PWM LED 調(diào)光,LED 調(diào)光能以兩種方式進(jìn)行:模擬調(diào)光和脈沖寬度調(diào)制 (PWM) 調(diào)光。模擬調(diào)光簡單地調(diào)節(jié) LED 串的 DC 電流,以改變 LED 的光輸出,而 PWM 調(diào)光則改變 LED 串中恒定電流的占空比
  • 關(guān)鍵字: led  PWM  微型控制器  

Mouser宣布全球分銷友晶科技的Altera FPGA設(shè)計(jì)解決方案

  • Mouser Electronics, Inc.日前宣布與FPGA設(shè)計(jì)解決方案的世界級(jí)創(chuàng)新公司友晶科技 (Terasic Technologies)達(dá)成新的全球分銷協(xié)議。友晶科技全系列產(chǎn)品包括基于FPGA的可編程邏輯設(shè)備。
  • 關(guān)鍵字: Mouser  友晶  FPGA  

Altera推出Quartus II軟件v13.0

  • Altera公司日前宣布推出Quartus? II軟件13.0版,這一軟件實(shí)現(xiàn)了性能最好的FPGA和SoC,提高了設(shè)計(jì)人員的效能。28 nm FPGA和SoC用戶的編譯時(shí)間將平均縮短25%。與以前的軟件版本相比,該版本可以將面向高端28 nm Stratix? V FPGA的,最難收斂的設(shè)計(jì)編譯時(shí)間平均縮短50%。
  • 關(guān)鍵字: Altera  FPGA  

如何在FPGA中實(shí)現(xiàn)狀態(tài)機(jī)

  • 如何在FPGA中實(shí)現(xiàn)狀態(tài)機(jī), FPGA常常用于執(zhí)行基于序列和控制的行動(dòng),比如實(shí)現(xiàn)一個(gè)簡單的通信協(xié)議。對于設(shè)計(jì)人員來說,滿足這些行動(dòng)和序列要求的最佳方法則是使用狀態(tài)機(jī)。狀態(tài)機(jī)是在數(shù)量有限的狀態(tài)之間進(jìn)行轉(zhuǎn)換的邏輯結(jié)構(gòu)。一個(gè)狀態(tài)機(jī)在某個(gè)特定
  • 關(guān)鍵字: 狀態(tài)  實(shí)現(xiàn)  FPGA  如何  

一種基于FPGA的接口電路設(shè)計(jì)

  • 一種基于FPGA的接口電路設(shè)計(jì), 摘 要:在航空電子系統(tǒng)中,經(jīng)常需要對1553B總線和ARINC429總線進(jìn)行雙向數(shù)據(jù)轉(zhuǎn)換以適應(yīng)不同電子設(shè)備的接口要求。由于兩種總線標(biāo)準(zhǔn)傳輸協(xié)議不同,傳輸速率和數(shù)據(jù)格式有較大差異,常規(guī)系統(tǒng)需要多種專業(yè)數(shù)據(jù)轉(zhuǎn)換芯片以
  • 關(guān)鍵字: 電路設(shè)計(jì)  接口  FPGA  基于  

高性能數(shù)字接收機(jī)FPGA設(shè)計(jì)

  • 摘要:基于Xilinx FPGA設(shè)計(jì)出一種高性能數(shù)字接收機(jī)。該數(shù)字接收機(jī)由高速、高分辨率A/D和高性能FPGA構(gòu)成。高速A/D實(shí)現(xiàn)中頻數(shù)字化,高性能FPGA實(shí)現(xiàn)數(shù)字下變頻、數(shù)字多相濾波、半帶抽取、匹配濾波和位同步功能,使得中頻載波為153.6MHz的TD-SCDMA信號(hào),下變頻-抽取-濾波-位同步后得到高質(zhì)量的采樣率為1.28MHz的基帶信號(hào)。
  • 關(guān)鍵字: FPGA  載波  A/D  201305  

FPGA雙雄策略變 圈地為王發(fā)揮能量

  •   在FGPA戰(zhàn)場上,眾所皆知的頭號(hào)兩大對手就是Altera與Xilinx。一般認(rèn)為這兩對手會(huì)在同一個(gè)戰(zhàn)場上爭個(gè)你死我活,然而經(jīng)過多年的鏖戰(zhàn),兩廠商已經(jīng)從過去積極的正面廝殺對決,改而轉(zhuǎn)向較為保守的畫地為王,以既有優(yōu)勢為基礎(chǔ),固守疆域,進(jìn)而轉(zhuǎn)化為更大的研發(fā)能量。    ?   據(jù)了解,Xilinx在既有的28奈米FPGA市場已經(jīng)打下穩(wěn)定基礎(chǔ),而目前xilinx也不側(cè)重在更先進(jìn)製程上與對手爭個(gè)你死我活,反倒是穩(wěn)扎穩(wěn)打固守疆土,選擇將FPGA的可程式化優(yōu)勢發(fā)揮到極致。Xilinx認(rèn)為,可程式
  • 關(guān)鍵字: Altera  FPGA  

基于萊迪思FPGA的視頻顯示接口的實(shí)現(xiàn)

  • 視頻顯示器市場分為:大批量應(yīng)用,如臺(tái)式機(jī)、筆記本顯示器和電視機(jī)面板;中等批量應(yīng)用,如小型人機(jī)接口(HMI)面板和大尺寸數(shù)字標(biāo)牌。本文將探討的是大尺寸顯示器面板應(yīng)用(表1),其中FPGA是一個(gè)備受關(guān)注的選擇,它可以滿
  • 關(guān)鍵字: FPGA  視頻顯示  接口    

FPGA核心知識(shí)詳解(3):那些讓FPGA初學(xué)者糾結(jié)的仿真

  • 對于FPGA初學(xué)者而言,如何正確了解并理解FPGA的仿真是關(guān)鍵。應(yīng)廣大FPGA初學(xué)者和愛好者要求,電子發(fā)燒友網(wǎng)編輯根 ...
  • 關(guān)鍵字: FPGA  核心知識(shí)  仿真  

具有PWM和模擬調(diào)光功能的簡潔實(shí)用LED驅(qū)動(dòng)解決方案

  • 具有PWM和模擬調(diào)光功能的簡潔實(shí)用LED驅(qū)動(dòng)解決方案,PT4115是一款連續(xù)電感電流導(dǎo)通模式的降壓恒流源IC(圖1),能將直流電壓直接轉(zhuǎn)換成穩(wěn)定的恒流輸出。該芯片適合用于綠色照明LED燈的驅(qū)動(dòng)電路,具有應(yīng)用電路非常簡潔的優(yōu)點(diǎn)。
  • 關(guān)鍵字: LED驅(qū)動(dòng)  模擬調(diào)光  PWM  

基于單片機(jī)的12位PWM DAC的設(shè)計(jì)

  • [一].前言在用單片機(jī)制作的變送器類和控制器類的儀表中,需要輸出1—5V或4—20mA的直流信號(hào)的時(shí)候,通常采用專用的D/A芯片,一般是每路一片。當(dāng)輸出信號(hào)的精度較高時(shí),D/A芯片的位數(shù)也將隨之增加。在工業(yè)儀
  • 關(guān)鍵字: DAC  設(shè)計(jì)  PWM  12位  單片機(jī)  基于  

基于FPGA協(xié)處理器的算法加速的實(shí)現(xiàn)

  • 當(dāng)今的設(shè)計(jì)工程師受到面積、功率和成本的約束,不能采用GHz級(jí)的計(jì)算機(jī)實(shí)現(xiàn)嵌入式設(shè)計(jì)。在嵌入式系統(tǒng)中,通常是由相對數(shù)量較少的算法決定最大的運(yùn)算需求。使用設(shè)計(jì)自動(dòng)化工具可以將這些算法快速轉(zhuǎn)換到硬件協(xié)處理器中。
  • 關(guān)鍵字: FPGA  協(xié)處理器  算法    

德州儀器推出業(yè)界首款8通道PWM音頻處理器

  • 日前,德州儀器 (TI) 宣布推出業(yè)界首款在單芯片上集成雙通道異步取樣率轉(zhuǎn)換器 (ASRC) 的 8 通道脈寬調(diào)制器 (PWM) 音頻處理器。符合 HD 標(biāo)準(zhǔn)的 TAS5548 有助于家庭及專業(yè)音頻設(shè)計(jì)人員無縫整合兩個(gè)音頻源,相比需要兩個(gè)芯片的同類競爭解決方案,該方案可提高設(shè)計(jì)靈活性并降低成本。
  • 關(guān)鍵字: TI  PWM  TAS5548  

淺析FPGA設(shè)計(jì)流程及布線資源

  • 1、電路設(shè)計(jì)與輸入  電路設(shè)計(jì)與輸入是指通過某些規(guī)范的描述方式,將工程師電路構(gòu)思輸入給EDA工具。常用的 ...
  • 關(guān)鍵字: FPGA  設(shè)計(jì)流程  布線資源  
共7261條 209/485 |‹ « 207 208 209 210 211 212 213 214 215 216 » ›|

fpga-pwm介紹

您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473