fpga+dsp 文章 最新資訊
為FPGA軟處理器選擇操作系統(tǒng)(08-100)

- 操作系統(tǒng)能夠提高可移植性,并提供多種經(jīng)過測試的抽象層,服務層和應用模塊層以供選擇,從而加快產(chǎn)品上市時間并減少應用程序出錯的可能性。然而,選擇一個嵌入式操作系統(tǒng)( OS )從來就不是一個簡單的過程,因為集成嵌入式軟件的方式選擇余地很大,你可以完全都由自己來編寫,或通過商業(yè)定制專門實時操作系統(tǒng),也可以直接購買通用操作系統(tǒng)不作任何修改,現(xiàn)成的通用操作系統(tǒng)。FPGA性能的提高和軟處理器核的出現(xiàn),直接導致了可編程邏輯SoC解決方案的產(chǎn)生,隨著這一變化,關于選擇標準,設計方案以及折中考慮等傳統(tǒng)經(jīng)驗也需要與時俱進以
- 關鍵字: 萊迪思 FPGA 操作系統(tǒng)
ARM在數(shù)字化遠程視頻監(jiān)控系統(tǒng)的應(05-100)

- 本文針對低設備成本、低運行成本和超遠距離的視頻監(jiān)控系統(tǒng)應用提出了解決方案,使用ARM嵌入式處理器和Linux操作系統(tǒng)構建嵌入式系統(tǒng),開發(fā)出可實際應用的遠程視頻監(jiān)控系統(tǒng),適用于低分辨率、低成本、長距離的監(jiān)控應用?!?/li>
- 關鍵字: ARM 嵌入式系統(tǒng) FPGA
數(shù)據(jù)轉換器串引LVDS接口改善板布線(05-100)

- 系統(tǒng)往往需要信號傳輸,在信號傳輸中不希望共模信號,共模信號處理困難。某些設計把來自傳感器輸出的單端信號轉換為全差分信號,然后,把此信號送到差分輸出ADC下游。這樣做的優(yōu)點是在差分線上引起的最大噪聲在兩條線上是共同的(假定差分線是對稱的)。
- 關鍵字: NS DSP ADC12QS065
基于FPGA的高速可變周期脈沖發(fā)生器的設計

- 1 引 言 要求改變脈沖周期和輸出脈沖個數(shù)的脈沖輸出電路模塊在許多工業(yè)領域都有運用。采用數(shù)字器件設計周期和輸出個數(shù)可調節(jié)的脈沖發(fā)生模塊是方便可行的。為了使之具有高速、靈活的優(yōu)點,本文采用Atelra公司的可編程芯片F(xiàn)PGA設計了一款周期和輸出個數(shù)可變的脈沖發(fā)生器。經(jīng)過板級調試獲得良好的運行效果。 2 總體設計思路 脈沖的周期由高電平持續(xù)時間與低電平持續(xù)時間共同構成,為了改變周期,采用兩個計數(shù)器來分別控制高電平持續(xù)時間和低電平持續(xù)時間。計數(shù)器采用可并行加載初始值的N位減法計數(shù)器。設定:
- 關鍵字: FPGA 脈沖發(fā)生器
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
