首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga+dsp

fpga+dsp 文章 最新資訊

用FPGA解決65nm芯片設(shè)計(jì)難題

  •  隨著工藝技術(shù)向65nm以及更小尺寸的邁進(jìn),出現(xiàn)了兩類關(guān)鍵的開發(fā)問題:待機(jī)功耗和開發(fā)成本。這兩個(gè)問題在每一新的工藝節(jié)點(diǎn)上都非常突出,現(xiàn)在已經(jīng)成為設(shè)計(jì)團(tuán)隊(duì)面臨的主要問題。在設(shè)計(jì)方法上從專用集成電路(ASIC)和專
  • 關(guān)鍵字: FPGA  65  nm  芯片設(shè)計(jì)    

FPGA架構(gòu)的功耗(圖)

  • 減少FPGA的功耗可帶來許多好處,如提高可靠性、降低冷卻成本、簡(jiǎn)化電源和供電方式、延長(zhǎng)便攜系統(tǒng)的電池壽命等。無損于性能的低功耗設(shè)計(jì)既需要有高功率效率的FPGA架構(gòu),也需要有能駕馭架構(gòu)組件的良好設(shè)計(jì)規(guī)范。
  • 關(guān)鍵字: FPGA  架構(gòu)  功耗    

利用FPGA實(shí)現(xiàn)視頻監(jiān)控系統(tǒng)的視頻處理

  • 視頻監(jiān)控系統(tǒng)在火車站、機(jī)場(chǎng)、銀行、娛樂場(chǎng)、商場(chǎng)甚至家庭的安保方面都是一種關(guān)鍵設(shè)備。隨著安全風(fēng)險(xiǎn)的日益增大,在各種應(yīng)用場(chǎng)合對(duì)已發(fā)事件進(jìn)行視頻監(jiān)控和記錄的需求都在逐步上升,這就要求視頻監(jiān)控系統(tǒng)的新結(jié)構(gòu)必須
  • 關(guān)鍵字: FPGA  視頻監(jiān)控系統(tǒng)  視頻處理    

基于DSP的成像制導(dǎo)仿真圖像生成技術(shù)研究

  • 針對(duì)于傳統(tǒng)的成像制導(dǎo)半實(shí)物仿真,具有成本高,靈活_型不強(qiáng)的特點(diǎn),提出了基于DSP的新型的成像制導(dǎo)仿真方法。該方法以DSP為核心,利用FPGA及D/A轉(zhuǎn)換等主要器件實(shí)現(xiàn)了集目標(biāo)提取、跟蹤、控制于一體的動(dòng)態(tài)圖像生成仿真系統(tǒng),該系統(tǒng)可應(yīng)用于目標(biāo)模擬、導(dǎo)彈仿真等涉及圖像仿真的領(lǐng)域。
  • 關(guān)鍵字: DSP  成像  制導(dǎo)  仿真    

基于FPGA的音頻處理芯片的設(shè)計(jì)

  • 1 引言
    隨著數(shù)字技術(shù)日益廣泛的應(yīng)用,以現(xiàn)場(chǎng)可編程門陣列FPGA(Field Programmable Gate Array)[1]為代表的ASIC[2]器件得到了迅速的普及和發(fā)展,器件的集成度和速度都在高速增長(zhǎng)。FPGA既具有門陣列的高邏輯密度和
  • 關(guān)鍵字: 芯片  設(shè)計(jì)  處理  音頻  FPGA  基于  

TI面向 OMAP-L1x 與 Sitara AM1x 器件推出免費(fèi) Windows

  •   日前,德州儀器 (TI) 宣布推出面向 OMAP-L1x 浮點(diǎn) DSP+ARM9 處理器、Sitara AM1x ARM9 微處理器單元 (MPU) 以及相關(guān)評(píng)估板 (EVM) 的 Microsoft Windows Embedded CE 6.0 R3 電路板支持套件 (BSP)。這些 BSP 不但包含經(jīng)過嚴(yán)格測(cè)試的驅(qū)動(dòng)器與源代碼,使開發(fā)人員能夠快捷地將支持器件連接至操作系統(tǒng),而且還可為以太網(wǎng)、USB、CAN、SATA、LCD 以及觸摸屏控制器等眾多芯片集成外設(shè)提供必要的驅(qū)動(dòng)器與協(xié)議棧。此外,對(duì)于
  • 關(guān)鍵字: TI  DSP  ARM9  處理器  

FPGA高速硬件在環(huán)仿真器實(shí)現(xiàn)電機(jī)控制器測(cè)試

  • 介紹電機(jī)在現(xiàn)代生活中扮演著重要角色。出于對(duì)安全、成本及效率的考慮,工程師——尤其是混合電動(dòng)力...
  • 關(guān)鍵字: FPGA  環(huán)仿真器  測(cè)試  HEV  

DSP發(fā)展動(dòng)態(tài)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  芯片  發(fā)展  

一種基于APA300的創(chuàng)新型FPGA實(shí)驗(yàn)板設(shè)計(jì)

  • 摘要:基于Actel公司Flash型FPGA芯片APA300設(shè)計(jì)并實(shí)現(xiàn)一款創(chuàng)新型FPGA實(shí)驗(yàn)板。該實(shí)驗(yàn)板包括2片互通的A...
  • 關(guān)鍵字: FPGA  APA300  協(xié)處理器密碼機(jī)  MP3播放器  

基于DSP與CPLD的三相五電平變頻器PWM脈沖發(fā)生器

  • 基于DSP與CPLD的三相五電平變頻器PWM脈沖發(fā)生器,  1 引言  近年來,多電平變換器成為電力電子研究的熱點(diǎn)之一,它主要面向中壓大功率的應(yīng)用場(chǎng)合。目前,有三種基本的多電平變換器拓?fù)浣Y(jié)構(gòu)[1]:①二極管箝位型;②飛跨電容型;③級(jí)聯(lián)型?! 追N拓?fù)浣Y(jié)構(gòu)各有其優(yōu)缺點(diǎn)
  • 關(guān)鍵字: PWM  脈沖  發(fā)生器  變頻器  電平  DSP  CPLD  三相五  基于  

采用FPGA實(shí)施DisplayPort

  •   在今年 1 月舉辦的美國(guó)消費(fèi)電子展 (CES) 上,數(shù)家主要平板電視及顯示技術(shù)公司紛紛宣布推出高清3D電視和令人驚艷的4k x 2k LCD 顯示器,從而可將用戶家中、車內(nèi)或移動(dòng)設(shè)備上的電視、顯示器以及其他電子設(shè)備之間需要交換的數(shù)據(jù)量提升至前所未有的水平。在這些最新的電視上,體育迷們可以歡欣鼓舞地體驗(yàn)到眾多優(yōu)異性能,如176°的超廣視界、1200:1的超高對(duì)比度以及 450 尼特的亮度——足以使最陰暗的洞穴通透明亮。   不過,對(duì)于開發(fā)這些電視或連接至這些電視的電
  • 關(guān)鍵字: Xilinx  FPGA  DisplayPort  201008  

HDLC的DSP與FPGA實(shí)現(xiàn)

  •   引言   HDLC(高級(jí)數(shù)據(jù)鏈路控制)廣泛應(yīng)用于數(shù)據(jù)通信領(lǐng)域,是確保數(shù)據(jù)信息可靠互通的重要技術(shù)。實(shí)施HDLC的一般方法通常是采用ASIC器件或軟件編程等。   HDLC的ASIC芯片使用簡(jiǎn)易,功能針對(duì)性強(qiáng),性能可靠,適合應(yīng)用于特定用途的大批量產(chǎn)品中。但由于HDLC標(biāo)準(zhǔn)的文本較多,ASIC芯片出于專用性的目的難以通用于不同版本,缺乏應(yīng)用靈活性。有的芯片公司還有自己的標(biāo)準(zhǔn),對(duì)HDLC的CRC(循環(huán)冗余碼校驗(yàn))序列生成多項(xiàng)式等有不同的規(guī)定。專用于HDLC的ASIC芯片其片內(nèi)數(shù)據(jù)存儲(chǔ)器容量有限,通常只有不
  • 關(guān)鍵字: HDLC  DSP  FPGA  201008  

用FPGA替代DSP實(shí)現(xiàn)即時(shí)圖像和視頻處理

  • 隨著數(shù)字融合的進(jìn)一步發(fā)展,系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn)需要更大的靈活性,以解決將完全不同的標(biāo)準(zhǔn)和要求整合為同類產(chǎn)...
  • 關(guān)鍵字: FPGA  DSP  視頻處理  

DSP的匯編程序優(yōu)化

  • DSP的匯編程序優(yōu)化,  1 引言  數(shù)字信號(hào)處理器(DSP)相對(duì)于模擬信號(hào)處理器有很大的優(yōu)越性,表現(xiàn)在精度高,靈活性大,可靠性好,易于大規(guī)模集成等方面。隨著半導(dǎo)體制造工藝的發(fā)展和計(jì)算機(jī)體系結(jié)構(gòu)的改進(jìn),數(shù)字信號(hào)處理器的功能越來越
  • 關(guān)鍵字: 優(yōu)化  程序  匯編  DSP  

一種多體制通信時(shí)間同步算法及其FPGA實(shí)現(xiàn)

  • 基于新一代無線通信統(tǒng)一平臺(tái),本文提出了一種適用于多種通信體制的時(shí)間同步算法。該算法由幀同步和位同步組成,幀同步和位同步都利用同步序列實(shí)現(xiàn),只需要改變本地同步序列就可以應(yīng)用于不同的通信體制。仿真結(jié)果證明,該算法是可行而且有效的,可以滿足平臺(tái)對(duì)時(shí)間同步算法性能、復(fù)雜讀和兼容性等各方面的需求。
  • 關(guān)鍵字: 多模無線通信  FPGA  時(shí)間同步  同步序列  201008  
共9912條 438/661 |‹ « 436 437 438 439 440 441 442 443 444 445 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473