首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga+dsp

fpga+dsp 文章 最新資訊

基于DSP與VxWorks操作系統(tǒng)的RTOS視頻網(wǎng)絡(luò)檢測(cè)系統(tǒng)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  VxWorks  操作系統(tǒng)  RTOS  視頻  網(wǎng)絡(luò)檢測(cè)系統(tǒng)  

基于Xilinx軟件的FPGA系統(tǒng)設(shè)計(jì)方法介紹

  • 基于Xilinx軟件的FPGA系統(tǒng)設(shè)計(jì)方法介紹,Solution:在對(duì)FPGA設(shè)計(jì)進(jìn)行最初步的系統(tǒng)規(guī)劃的時(shí)候,需要進(jìn)行模塊劃分,模塊接口定義等工作。通常,我們只能在紙上進(jìn)行設(shè)計(jì)。雖然在紙上我們可以很隨意地書(shū)寫(xiě),而用紙畫(huà)的不方便就在于,如果對(duì)某一個(gè)模塊進(jìn)行較大改動(dòng)
  • 關(guān)鍵字: 設(shè)計(jì)  方法  介紹  系統(tǒng)  FPGA  Xilinx  軟件  基于  

基于MATLAB 的DSP 應(yīng)用程序調(diào)試方法

  • 基于MATLAB 的DSP 應(yīng)用程序調(diào)試方法,本文結(jié)合具體例證,介紹基于MATLAB 的DSP 應(yīng)用程序調(diào)試方法。 MATLAB 具有強(qiáng)大的分析、計(jì)算和可視化功能,利用MATLAB 提供的數(shù)十個(gè)專(zhuān)業(yè)工具箱,可以方便、靈活地實(shí)現(xiàn)對(duì)自動(dòng)控制、信號(hào)處理、通信系統(tǒng)等的算法分析和仿
  • 關(guān)鍵字: 調(diào)試  方法  應(yīng)用程序  DSP  MATLAB  基于  

Xilinx FPGA開(kāi)發(fā)環(huán)境的安裝方法

  • Xilinx FPGA開(kāi)發(fā)環(huán)境的安裝方法,一、計(jì)算機(jī)硬件環(huán)境要求:
    1、操作系統(tǒng):
    Microsoft Windows XP Home Edition SP2
    2、基本配置:
    A、處理器:Intel CPU T2050 1.6GHz
    B、內(nèi)存:512MB
    C、硬盤(pán):60GB(其中軟件安裝的空問(wèn)需要3GB)補(bǔ)充
  • 關(guān)鍵字: 安裝  方法  環(huán)境  開(kāi)發(fā)  FPGA  Xilinx  

DSP控制電機(jī)中減少電磁干擾的幾項(xiàng)技術(shù)

  •  電磁干擾在工業(yè)控制中越來(lái)越成為一個(gè)嚴(yán)重的問(wèn)題。在使用TMS320C24X DSP控制器來(lái)控制數(shù)字電機(jī)的應(yīng)用中,如何減少電磁干擾也是一個(gè)重要的問(wèn)題。在電機(jī)控制中,一方面,要在電路設(shè)計(jì)上盡量減少電磁干擾的產(chǎn)生,另一方
  • 關(guān)鍵字: 干擾  技術(shù)  電磁  減少  控制  電機(jī)  DSP  

一種交織器和解交織器的FPGA電路實(shí)現(xiàn)

  • 交織和解交織是組合信道糾錯(cuò)系統(tǒng)的一個(gè)重要環(huán)節(jié),交織器和解交織器的實(shí)現(xiàn)方法有多種。本文利用Altera公司開(kāi)發(fā)的Quartus軟件平臺(tái)和仿真環(huán)境,設(shè)計(jì)一種交織器和解交織器FPGA電路單倍實(shí)現(xiàn)的方法,并分析該電路實(shí)現(xiàn)的特點(diǎn)
  • 關(guān)鍵字: FPGA  交織器  電路實(shí)現(xiàn)    

淺析基于DSP的數(shù)字式科氏質(zhì)量流量變送器的設(shè)計(jì)

  • 引言科里奧利質(zhì)量流量計(jì)(簡(jiǎn)稱(chēng)科氏流量計(jì))可以直接測(cè)量流體的質(zhì)量流量,同時(shí)還可測(cè)體積流量、密度、溫度,測(cè)量精度高,可測(cè)量流體范圍廣,具有廣闊的應(yīng)用前景。目前,國(guó)內(nèi)科氏流量計(jì)大都采用基于模擬電路的信號(hào)處理方
  • 關(guān)鍵字: 流量  變送器  設(shè)計(jì)  質(zhì)量  數(shù)字式  基于  DSP  淺析  

FPGA與外部存儲(chǔ)設(shè)備的接口實(shí)現(xiàn)

  • 引言當(dāng)今社會(huì)是數(shù)字化的社會(huì),隨著微電子技術(shù)的發(fā)展,設(shè)計(jì)與制造集成電路的任務(wù)已不完全由半導(dǎo)體廠(chǎng)商來(lái)獨(dú)立承擔(dān)...
  • 關(guān)鍵字: FPGA  存儲(chǔ)設(shè)備  

基于DSP的大功率數(shù)字開(kāi)關(guān)電源設(shè)計(jì)

  • 基于DSP的大功率數(shù)字開(kāi)關(guān)電源設(shè)計(jì),摘要:結(jié)合電力電子技術(shù)和嵌入式技術(shù),設(shè)計(jì)了以全橋隔離式PWM變換器為核心,基于DSP處理器TMS320F2812的高精度大功率數(shù)字開(kāi)關(guān)電源。完成了系統(tǒng)硬件電路設(shè)計(jì)及軟件數(shù)字PID算法,實(shí)現(xiàn)數(shù)字化采樣、運(yùn)算、控制輸出、系統(tǒng)
  • 關(guān)鍵字: 開(kāi)關(guān)電源  設(shè)計(jì)  數(shù)字  大功率  DSP  基于  

IIR數(shù)字濾波器設(shè)計(jì)-在FPGA上實(shí)現(xiàn)任意階IIR數(shù)字濾波

  • IIR數(shù)字濾波器設(shè)計(jì)-在FPGA上實(shí)現(xiàn)任意階IIR數(shù)字濾波器摘 要:本文介紹了一種采用級(jí)聯(lián)結(jié)構(gòu)在FPGA上實(shí)現(xiàn)任意階IIR數(shù)字濾波器的方法。此設(shè)計(jì)擴(kuò)展性好,便于調(diào)節(jié)濾波器的性能,可以根據(jù)不同的要求在不同規(guī)模的FPGA上加以實(shí)
  • 關(guān)鍵字: IIR  FPGA  數(shù)字  濾波器設(shè)計(jì)    

基于FPGA的循環(huán)冗余校驗(yàn)實(shí)驗(yàn)系統(tǒng)的實(shí)現(xiàn)

  • 摘要:文章首先分析了循環(huán)冗余校驗(yàn)碼的功能,在此基礎(chǔ)上提出了基于FPGA的實(shí)現(xiàn)方法,詳細(xì)闡述了CRC校驗(yàn)編解碼的實(shí)現(xiàn)方法,并提出了基于現(xiàn)有的實(shí)驗(yàn)箱設(shè)備實(shí)現(xiàn)小型的CRC校驗(yàn)系統(tǒng)的總體設(shè)計(jì)框架和設(shè)計(jì)思路,完成了CRC校驗(yàn)
  • 關(guān)鍵字: FPGA  循環(huán)冗余校驗(yàn)  實(shí)驗(yàn)系統(tǒng)    

基于FPGA和單片機(jī)的串行通信接口設(shè)計(jì)

  • 基于FPGA和單片機(jī)的串行通信接口設(shè)計(jì),摘要:本文針對(duì)由FPGA構(gòu)成的高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問(wèn)題,提出FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方案。在通信過(guò)程中完全遵守RS232協(xié)議,具有較強(qiáng)的通用性和推廣價(jià)值。1 前言
    現(xiàn)場(chǎng)可編程邏輯器件(F
  • 關(guān)鍵字: 接口  設(shè)計(jì)  通信  串行  FPGA  單片機(jī)  基于  

FPGA DCM時(shí)鐘管理單元原理簡(jiǎn)介

  • FPGA DCM時(shí)鐘管理單元原理簡(jiǎn)介,DCM概述
    DCM內(nèi)部是DLL(Delay Lock Loop(?)結(jié)構(gòu),對(duì)時(shí)鐘偏移量的調(diào)節(jié)是通過(guò)長(zhǎng)的延時(shí)線(xiàn)形成的。DCM的參數(shù)里有一個(gè)PHASESHIFT(相移),可以從0變到255。所以我們可以假設(shè)內(nèi)部結(jié)構(gòu)里從clkin到clk_1x之間應(yīng)該有256根延
  • 關(guān)鍵字: 原理  簡(jiǎn)介  單元  管理  DCM  時(shí)鐘  FPGA  

DSP處理器在電力二次設(shè)備中的開(kāi)發(fā)

  • 電力二次設(shè)備主要是指對(duì)一次設(shè)備進(jìn)行控制、監(jiān)控和保護(hù)的設(shè)備,包括電站自動(dòng)化、變電站自動(dòng)化、調(diào)度自動(dòng)化...
  • 關(guān)鍵字: DSP  處理器  電力二次設(shè)備  

基于DSP超聲波測(cè)距系統(tǒng)的設(shè)計(jì)與研究

  • 超聲波具有易于定向發(fā)射、反射性好、傳播速度遠(yuǎn)小于光速而便于測(cè)距等特點(diǎn),針對(duì)超聲波這些特點(diǎn),本文設(shè)計(jì)了一種抗干擾性的超聲波測(cè)距系統(tǒng)。該超聲波測(cè)距系統(tǒng)以數(shù)字信號(hào)處理器(DSP)為核心,結(jié)合硬件電路和軟件設(shè)計(jì)方案,該電路可在2m有效范圍內(nèi)測(cè)定距離并顯示。實(shí)驗(yàn)結(jié)果表明;該超聲波測(cè)距系統(tǒng)具有實(shí)時(shí)性好、運(yùn)行可靠、抗干擾能力強(qiáng)等優(yōu)點(diǎn),可以應(yīng)用于智能避障、汽車(chē)交通等系統(tǒng)中,具有一定的實(shí)用價(jià)值。
  • 關(guān)鍵字: DSP  超聲波  201203  
共9912條 315/661 |‹ « 313 314 315 316 317 318 319 320 321 322 » ›|

fpga+dsp介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473