首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

fpga+dsp 文章 最新資訊

基于CPLD的DSP人機接口模塊的設(shè)計

  • 基于CPLD的DSP人機接口模塊的設(shè)計,CPLD(Complex programmable Logic Device,復(fù)雜可編程邏輯器件)是在傳統(tǒng)的PAL、GAL基礎(chǔ)上發(fā)展而來的,具有多種工作方式和高集成、高速、高可靠性等明顯的特點。在超高速領(lǐng)域和實時測控方面有非常廣泛的應(yīng)用,日前的C
  • 關(guān)鍵字: 模塊  設(shè)計  接口  人機  CPLD  DSP  基于  

基于CAN總線的DSP芯片程序的受控加載實現(xiàn)

  • 基于CAN總線的DSP芯片程序的受控加載實現(xiàn),該技術(shù)使對DSP芯片程序的加載可以脫離仿真器而直接受控于列車的主控機#65377;該技術(shù)可靠性高#65380;使用靈活方便,具有很強的實用性#65377;磁懸浮列車上有很多基于DSP芯片的模塊和系統(tǒng)#65377;目前, DSP芯片程序的
  • 關(guān)鍵字: 受控  加載  實現(xiàn)  程序  芯片  CAN  總線  DSP  基于  

DSP+FPGA結(jié)構(gòu)在雷達模擬系統(tǒng)中的應(yīng)用

  • 1 引言隨著信息技術(shù)革命的深入和計算機技術(shù)的飛速發(fā)展,低速、低可靠性的單片機以及小規(guī)模的集成電路已經(jīng)越來越不能滿足需要,正逐漸被DSP與可編程邏輯器件(如FPGA、CPLD)所取代。一方面,數(shù)字信號處理技術(shù)逐漸地發(fā)展
  • 關(guān)鍵字: FPGA  DSP  雷達模擬  系統(tǒng)    

利用平臺FPGA器件進行多媒體、視頻和圖像應(yīng)用設(shè)計

  • 當(dāng)今生活的時代,多媒體通信的出現(xiàn)和流行是大勢所趨。隨著數(shù)字電視(DTV)、IP視頻傳輸、數(shù)字相機、無線視頻、醫(yī)療圖像和視頻監(jiān)控等應(yīng)用的興起,目前提供音頻和數(shù)據(jù)服務(wù)的許多系統(tǒng)都會隨實時視頻技術(shù)的應(yīng)用而有不同程度
  • 關(guān)鍵字: FPGA  器件  多媒體  視頻    

面向FPGA的EDA工具突破復(fù)雜性屏障

  • FPGA器件不僅提供可與許多ASIC器件媲美的運行速度和門電路容量,而且促進了EDA工具在該市場中的發(fā)展。要點FPGA 提供單片系統(tǒng)設(shè)計需要的功能。多數(shù) FPGA 廠商提供自己的開發(fā)支持軟件。靈活地以多個廠商的器件為目標的
  • 關(guān)鍵字: FPGA  EDA    

基于DSP和ARM9的汽車縱向碰撞預(yù)警系統(tǒng)設(shè)計

  • 引言利用圖像傳感器感知前方道路交通環(huán)境與障礙物位置,實現(xiàn)安全車距測量,對處于碰撞危險的汽車及時報警有利于減少交通事故,提高道路交通安全。由于理論計算的安全車距首先要以保障安全為前提,經(jīng)常與駕駛員在行駛
  • 關(guān)鍵字: ARM9  DSP  汽車  碰撞預(yù)警    

飛思卡爾宏蜂窩產(chǎn)品完善QorIQ Qonverge片上基站組合

  • 飛思卡爾在其QorIQ Qonverge產(chǎn)品線上增加了宏蜂窩片上系統(tǒng)解決方案,推出了業(yè)界首個基于通用架構(gòu)的片上基站組合。飛思卡爾新的 QorIQ Qonverge B4420 基帶處理器可提供較高的吞吐量,允許最多 250 位用戶同時進行多模操作,且支持LTE、LTE高級和WCDMA(HSPA+)標準。
  • 關(guān)鍵字: 飛思卡爾  B4420  宏蜂窩  DSP  201210  

Altera公開下一代20nm產(chǎn)品創(chuàng)新技術(shù)細節(jié)

  • 不久前,Altera公司公開了在其下一代20nm產(chǎn)品中規(guī)劃的幾項關(guān)鍵創(chuàng)新技術(shù),通過在20 nm的體系結(jié)構(gòu)、軟件和工藝的創(chuàng)新,支持更強大的混合系統(tǒng)架構(gòu)的開發(fā)。日前,Altera公司資深副總裁首席技術(shù)官Misha Burich博士專程來到北京,詳細介紹了創(chuàng)新技術(shù)的細節(jié)。
  • 關(guān)鍵字: Altera  20nm  FPGA  201210  

基于FPGA的雙圖像傳感器設(shè)計方案

  • 摘要:本文介紹了在Lattice FPGA平臺上實現(xiàn)的雙圖像傳感器設(shè)計方案。該方案通過處理兩個圖像傳感器的數(shù)據(jù)來對改善最終的圖像數(shù)據(jù)。
  • 關(guān)鍵字: Lattice  FPGA  圖像傳感器  201210  

FPGA平臺上的遠程靜態(tài)應(yīng)變測量系統(tǒng)設(shè)計

  • 摘要:設(shè)計了一種基于FPGA和ARM架構(gòu)的多通道遠程靜態(tài)應(yīng)變測量系統(tǒng)。采用FPGA控制多通道模數(shù)轉(zhuǎn)換模塊實現(xiàn)多路應(yīng)變信號的采集和數(shù)據(jù)處理,利用ARM和網(wǎng)絡(luò)模塊實現(xiàn)FPGA的控制及其與遠程終端之間的以太網(wǎng)通信。系統(tǒng)可通過遠程終端控制現(xiàn)場測量節(jié)點的參數(shù)設(shè)置和32路應(yīng)變信號的采集、處理和存儲。
  • 關(guān)鍵字: FPGA  測量系統(tǒng)  以太網(wǎng)  201210  

Altera在28-nm FPGA上測試復(fù)數(shù)高性能浮點數(shù)字信號處理設(shè)計

  • Altera公司 (NASDAQ: ALTR)日前宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點數(shù)字信號處理(DSP)設(shè)計。獨立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗證了能夠在Altera Stratix? V和Arria? V 28 nm FPGA開發(fā)套件上簡單方便的高效實現(xiàn)Altera浮點DSP設(shè)計流程,同時驗證了要求較高的浮點DSP應(yīng)用的性能。
  • 關(guān)鍵字: Altera  FPGA  DSP  

基于FPGA的高速卷積硬件設(shè)計及實現(xiàn)

  • 基于FPGA的高速卷積硬件設(shè)計及實現(xiàn),在數(shù)字信號處理領(lǐng)域,離散時間系統(tǒng)的輸出響應(yīng),可以直接由輸入信號與系統(tǒng)單位沖激響應(yīng)的離散卷積得到。離散卷積在電子通信領(lǐng)域應(yīng)用廣泛,是工程應(yīng)用的基礎(chǔ)。如果直接在時域進行卷積,卷積過程中所必須的大量乘法和加
  • 關(guān)鍵字: 設(shè)計  實現(xiàn)  硬件  高速  FPGA  基于  

基于DSP的有源降噪系統(tǒng)分析與研究

  • 基于DSP的有源降噪系統(tǒng)分析與研究,在科技迅猛發(fā)展的今天,人們在享受現(xiàn)代科技給人類帶來的種種便利之時,也面臨著日益嚴重的污染問題,在這些污染中,噪聲是直接危害人們身心健康的污染源之一。在工業(yè)生產(chǎn)、公共交通、宇航、通訊等人類生活的各方面均
  • 關(guān)鍵字: 分析  研究  系統(tǒng)  降噪  DSP  有源  基于  

基于DSP的程序加密保護體制設(shè)計

  • 基于DSP的程序加密保護體制設(shè)計,目前,DSP以其卓越的性能、獨有的特點,已經(jīng)成為通信、計算機、消費類電子產(chǎn)品等領(lǐng)域的基礎(chǔ)器件。同時,隨著對知識產(chǎn)權(quán)的重視,在利用DSP進行產(chǎn)品設(shè)計時,如何保護自己的成果,防止破譯者竊取,也成為設(shè)計者工作在一
  • 關(guān)鍵字: 體制  設(shè)計  保護  加密  DSP  程序  基于  

DSP在無刷直流電機控制中的應(yīng)用簡介

  • DSP在無刷直流電機控制中的應(yīng)用簡介,1 概述本文采用TI公司推出的240XDSP作為無刷直流電機全數(shù)字控制核心,組成的伺服系統(tǒng)只需要很少的系統(tǒng)元件。TMS320F240X是美國TI公司推出的高性能16位數(shù)字信號處理器(DSP),是專門為電機的數(shù)字化控制而設(shè)計的。這種D
  • 關(guān)鍵字: 應(yīng)用  簡介  控制  電機  直流  DSP  BLDC  
共9912條 251/661 |‹ « 249 250 251 252 253 254 255 256 257 258 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473