首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

fpga+dsp 文章 最新資訊

基于SoC+FPGA平臺快速動態(tài)加載驅動開發(fā)及實現

  • 以TI公司的OMAP-L138型號雙核處理器單片系統(tǒng)(SoC)與ALTERA公司 EP3C80F484型號FPGA為核心的嵌入式硬件平臺,介紹了SoC與FPGA通過高速SPI接口實現固件動態(tài)加載的方法,以及基于Linux的SoC對FPGA快速動態(tài)加載驅動程序開發(fā)的原理及步驟。實際測試基于高速SPI接口的FPGA固件動態(tài)加載功能快速穩(wěn)定,對同類型嵌入式平臺的FPGA固件動態(tài)加載驅動開發(fā)具有借鑒意義。
  • 關鍵字: SoC  FPGA  動態(tài)加載  SPI  201606  

工業(yè)4.0領域中的PLC體系結構:挑戰(zhàn)、趨勢和解決方案

  • 工業(yè)物聯(lián)網(IIoT)預計未來的PLC體系結構能夠實現可擴展的解決方案,安全、高性能、低功耗和小引腳布局已經為工業(yè)4.0做好了準備——為企業(yè)IT系統(tǒng)內置了安全通信功能,促進了IT制造業(yè)的發(fā)展。
  • 關鍵字: PLC  IIoT  FPGA  工業(yè)4.0  201606  

FMC+ 標準將嵌入式 設計推到全新的高度

  •   更新后的 FPGA 夾層卡規(guī)范提供無與倫比的高 I/O 密度、向后兼容性?! ∽鳛槭褂?nbsp;FPGA 和高速 I/O 的嵌入式計算設計的重要發(fā)展,名為 FMC+ 的最新夾層卡標準將把卡中的千兆位收發(fā)器(GT)的總數量從 10 個擴展到 32 個,最大數據速率從 10Gbps 提升到 28Gbps,同時保持與當前 FMC 
  • 關鍵字: FPGA  FMC   

如何使用FPGA加速機器學習算法?

  •   當前,AI因為其CNN(卷積神經網絡)算法出色的表現在圖像識別領域占有舉足輕重的地位?;镜腃NN算法需要大量的計算和數據重用,非常適合使用FPGA來實現。上個月,Ralph Wittig(Xilinx CTO Office的卓越工程師) 在2016年OpenPower峰會上發(fā)表了約20分鐘時長的演講并討論了包括清華大學在內的中國各大學研究CNN的一些成果?! ≡谶@項研究中出現了一些和CNN算法實現能耗相關的幾個有趣的結論: ?、傧薅ㄊ褂闷螹emory; ?、?/li>
  • 關鍵字: FPGA  CNN  

如何擴展 FPGA 的工作溫度

  •   任何電子器件的使用壽命均取決于其工作溫度。在較高溫度下器件會加快老化,使用壽命會縮短。但某些應用要求電子產品工作在器件最大額定工作結溫下。以石油天然氣產業(yè)為例來說明這個問題以及解決方案?! ∫晃豢蛻粽埱笪覀?nbsp;Aphesa 的團隊設計一款能夠在油井中工作的高溫攝像頭(如圖 1 所示)。該器件要求使用相當大的FPGA 而且溫度要求至少高達 125℃——即系統(tǒng)的工作溫度。作為一家開發(fā)定制攝像頭和包括 FPGA 代碼及嵌入式軟件在
  • 關鍵字: FPGA  HDR  

什么是異構多處理系統(tǒng),為什么需要異構多處理系統(tǒng)?

  •   早期嵌入式處理系統(tǒng)通常由一個微控制器和一系列外設構成。這些系統(tǒng)通常用來完成獲取少量數據、處理數據、做出決策、基于決策結果輸出信息等工作。在某些情況下會實現簡單的人機交互接口如讀取鍵盤并顯示結果。處理需求、同時產生需求,以現在的標準來看似乎微不足道。現代嵌入式系統(tǒng)通常需要處理和分析十億字節(jié)級的海量數據,而且常常在確定性和低延時運算上還有一些額外要求。許多應用還要求系統(tǒng)在滿足相關行業(yè)標準的同時可靠符合可靠性和安全性要求?! ∧壳埃坪踹€不可能在單一處理器上同時滿足處理高帶寬數據、執(zhí)行系統(tǒng)應用程序、響應實時
  • 關鍵字: ARM  FPGA  

決定90%軍用電子設備命運的芯片 中國何時才能完全自主?

  • FPGA雖然“曝光率”遠遠不如CPU和GPU,但其重要性卻不遑多讓——無論是在軍事領域,還是民用領域都頗具意義,國產FPGA在中國市場的占有率僅為2%,即便是很多軍用的高端FPGA,也基本依賴于進口,這究竟是怎么回事呢?
  • 關鍵字: 芯片  FPGA  

三大電機控制方案之FPGA篇:Actel Fusion

  •   當前電機控制的發(fā)展越來越趨于多樣化、復雜化,現場也提出越來越苛刻的性能要求。因此客戶有可能考慮自己開發(fā)專用的控制芯片,FPGA的可編程性正是可以滿足這種需求。上期講解了三大電機控制方案之MCU篇,這期來看看FPGA。   對于電機控制提出的不同要求,FPGA芯片固有的可編程性和并行處理的特點十分適合于中高端的電機控制應用。由于它以純硬件的方式進行并行處理,而且不占用CPU的資源,所以可以使系統(tǒng)達到很高的性能。   在電機控制的市場上,眾多專注于FPGA技術的廠商接連推出了各具特色的解決方案,本系列
  • 關鍵字: FPGA  Actel   

集技術優(yōu)勢之大成 Lattice啟動影像設計新想像

  •   自從Lattice(萊迪思半導體)并購了Silicon Blue后,在當時就為FPGA產業(yè)投下一顆震撼彈,后來又在2015年,并購Silicon Image來強化影像處理方面的產品陣容。在歷經了約莫一年左右的時間,Lattice趁勝追擊推出了全新產品線:CrossLink,它被Lattice定義成可編程的ASSP,簡稱為pASSP。   Lattice亞太區(qū)資深事業(yè)發(fā)展經理陳英仁表示,之所以會推出這樣的產品,原因主要有兩個,一是影音訊號輸入與輸入不相容的問題,其次則是輸入與輸出的通道無法匹配。舉例來
  • 關鍵字: Lattice  FPGA  

談DSP、FPU加入后MCU市場戰(zhàn)局的變化

  • 自從MCU導入了DSP與FPU功能后,MCU可以拓展的應用范圍便大幅增加,這幾年來,諸多MCU大廠都紛紛導入,使得MCU市場戰(zhàn)局變得更加詭譎多變 ,各家大廠就MCU的產品策略也不盡相同。
  • 關鍵字: DSP  MCU  

三大電機控制方案之DSP篇:TMS320F28335

  •   近幾年來,基于DSP的電機專用集成電路由于在計算速度、容量存儲等方面比單片機具有更優(yōu)的性能,已逐漸代替單片機運用于電機控制系統(tǒng)中。目前的大部分電機都把電流環(huán)控制作為DSP的一個協(xié)處理來考慮,而速度或位置環(huán)控制則由 DSP芯片來實現。一般情況下,由于位置控制比較靈活,且差異性比較大,很難做到通用性,所以位置環(huán)一般由DSP來直接完成;但速度和電流環(huán)相對具有通用性,且互相關聯(lián)緊密,以致高性能的速度控制都離不開電流控制,因此完全可以把它們集成到一個芯片中處理,這樣既可以實現速度伺服控制,又可以單獨進
  • 關鍵字: DSP  TMS320F28335  

萊迪思半導體針對工業(yè)市場提供增強的視頻橋接解決方案

  •   萊迪思半導體公司,客制化智能互連解決方案市場的領先供應商,今日宣布針對工業(yè)市場推出19款HDMI?產品。HDMI發(fā)送器、接收器、端口處理器和視頻處理器套件保證了無縫的“即插即用”連接,超越了傳統(tǒng)消費電子和移動應用?! ∫曨l應用在整個工業(yè)產品市場普遍存在,在今天的智能自動化系統(tǒng)中扮演著重要的角色。萊迪思提供了一系列可編程器件,滿足工業(yè)環(huán)境和長時間工作的要求,同時保持連續(xù)工作和無與倫比的可靠性。隨著HDMI產品的加入,萊迪思可以幫助制造商解決關鍵橋接問題或實現視頻處理功能,增強了人機界面、安全監(jiān)控以及數字
  • 關鍵字: 萊迪思  FPGA  

解析三種嵌入式系統(tǒng)控制電路設計

  •   嵌入式系統(tǒng)是一種“完全嵌入受控器件內部,為特定應用而設計的專用計算機系統(tǒng)”,為控制、監(jiān)視或輔助設備、機器或用于工廠運作的設備,核心是由一個或幾個預先編程好以用來執(zhí)行少數幾項任務的微處理器或者單片機組成。本文將介紹三種基于嵌入式技術應用電路設計,分別是電機驅動控制器、SOHO路由器電路與嵌入式語音識別電路?! ‰姍C驅動控制器  采用DSP芯片和外圍電路構成速度捕獲電路,電機驅動控制器采用微控制芯片和外圍電路構成了電流采樣、過流保護、壓力調節(jié)等電路,利用CPLD實現無刷直流電機的轉子位置信號的邏輯換相。賽
  • 關鍵字: 嵌入式系統(tǒng)  DSP  

Altera發(fā)布Quartus Prime Pro設計軟件,加速大容量FPGA設計

  •   Altera,現在已屬英特爾公司,今天發(fā)布新的產品版Quartus? Prime Pro設計軟件,進一步提高了FPGA設計性能和設計團隊的效率。Quartus Prime Pro軟件設計用于支持英特爾下一代高度集成的大容量FPGA,這將推動云計算、數據中心、物聯(lián)網及其連網等領域的創(chuàng)新。內置在最新版軟件中的功能前所未有的縮短了編譯時間,提供通用設計輸入方法,簡化了知識產權(IP)的集成,從而加速了大規(guī)模FPGA設計流程?! ∮⑻貭柕腇PGA軟件和IP市場營銷總監(jiān)B
  • 關鍵字: Altera  FPGA  

【E課題】FPGA/CPLD數字電路原理介紹

  •   當產生門控時鐘的組合邏輯超過一級時,證設計項目的可靠性變得很困難。即使樣機或仿真結果沒有顯示出靜態(tài)險象,但實際上仍然可能存在著危險。通常,我們不應該用多級組合邏輯去鐘控PLD設計中的觸發(fā)器?! D1給出一個含有險象的多級時鐘的例子。時鐘是由SEL引腳控制的多路選擇器輸出的。多路選擇器的輸入是時鐘(CLK)和該時鐘的2分頻 (DIV2)。由圖1的定時波形圖看出,在兩個時鐘均為邏輯1的情況下,當SEL線的狀態(tài)改變時,存在靜態(tài)險象。險象的程度取決于工作的條件。 多級邏輯的險象是可以去除的
  • 關鍵字: FPGA  CPLD  
共9909條 135/661 |‹ « 133 134 135 136 137 138 139 140 141 142 » ›|
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473