EEPW首頁(yè) >>
主題列表 >>
fpga+arm
fpga+arm 文章 最新資訊
基于FPGA的多DSP紅外實(shí)時(shí)圖像處理系統(tǒng)
- 多處理器系統(tǒng)已廣泛應(yīng)用于高速信號(hào)處理領(lǐng)域,為提高系統(tǒng)性能,更好地發(fā)揮多處理器優(yōu)勢(shì),介紹采用基于FPGA的多DSF架構(gòu)。利用FPGA作為數(shù)據(jù)調(diào)度核心,將處理器從繁雜的數(shù)據(jù)通信工作中解放出來(lái),充分發(fā)揮了多處理器的并行工作能力,增強(qiáng)了系統(tǒng)的重構(gòu)和拓展性。該系統(tǒng)已應(yīng)用于工程實(shí)踐中,以一塊高密度電路板實(shí)現(xiàn)了從數(shù)據(jù)采集到圖像校正、圖像處理,以及圖像顯示的整個(gè)流程,能夠滿足對(duì)處理時(shí)間要求較高、較為復(fù)雜的圖像處理算法的要求。
- 關(guān)鍵字: FPGA DSP 紅外 處理系統(tǒng)
基于多相濾波的數(shù)字接收機(jī)的FPGA實(shí)現(xiàn)
- 摘要:給出了一種基于多相濾波的數(shù)字信道化接收機(jī)的實(shí)現(xiàn)方法,系統(tǒng)的處理帶寬為875 MHz,解決了高速ADC與FPGA處理速度之間的矛盾。為了克服信道化接收機(jī)的接收盲區(qū),采用信道重疊的方法,連續(xù)覆蓋瞬時(shí)帶寬。在信道化
- 關(guān)鍵字: FPGA 多相濾波 數(shù)字接收機(jī)
賽靈思收購(gòu)美國(guó)AutoESL設(shè)計(jì)科技A
- 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc)宣布收購(gòu)高層綜合技術(shù)領(lǐng)先公司美國(guó)AutoESL設(shè)計(jì)科技有限公司。 通過(guò)增加高層綜合技術(shù),賽靈思進(jìn)一步擴(kuò)展了其技術(shù)基礎(chǔ)和產(chǎn)品組合,使得公司能夠把可編程平臺(tái)的優(yōu)勢(shì)帶給更廣泛的企業(yè)用戶群體,即那些習(xí)慣用 C、C++ 和 System C 語(yǔ)言進(jìn)行高層抽象設(shè)計(jì)的系統(tǒng)架構(gòu)師和硬件設(shè)計(jì)人員。同時(shí),這也將使得賽靈思可以滿足客戶對(duì)工具日益提高的需求,支持電子系統(tǒng)級(jí) (ESL) 設(shè)計(jì)方法,滿足當(dāng)今現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA) 領(lǐng)域復(fù)雜的設(shè)計(jì)需求?! ?/li>
- 關(guān)鍵字: 賽靈思 FPGA
基于FPGA的智能營(yíng)區(qū)防沖擊系統(tǒng)設(shè)計(jì)
- 摘要:為提高安防措施,延緩不法分子動(dòng)作,確保營(yíng)區(qū)安全,提出一種營(yíng)區(qū)智能防沖擊系統(tǒng)解決方案。該方案以移動(dòng)物體的外形形狀、車牌信息、車輛速度為輸入特征,采用虛擬線圈感應(yīng)、車牌識(shí)別、車輛測(cè)速、系統(tǒng)控制等方法
- 關(guān)鍵字: FPGA 系統(tǒng)設(shè)計(jì)
Cortex-M3內(nèi)核芯片LM3S2965的CAN總線節(jié)點(diǎn)設(shè)計(jì)

- 摘要:根據(jù)CAN總線的特性,給出了基于Cortex-M3內(nèi)核的LM3S2965芯片中CAN總線節(jié)點(diǎn)的硬件電路、軟件實(shí)現(xiàn)框架及部分代碼。初始化代碼部分可以直接應(yīng)用在其他CAN總線的接口設(shè)計(jì)中。
關(guān)鍵詞:CAN;Cortex-M3;稱重儀表; - 關(guān)鍵字: LED ARM Cortex-M3 控制器 通信
基于嵌入式系統(tǒng)的智能門(mén)窗設(shè)計(jì)

- 基于嵌入式系統(tǒng)的智能門(mén)窗設(shè)計(jì),為了使家居生活更加舒適、安全,采用以ARM7為主控制芯片,融合多路傳感器的方法,突破了傳統(tǒng)的防盜門(mén)窗模式。綜合考慮了室內(nèi)外環(huán)境的安全因素,設(shè)計(jì)了一種基于嵌入式系統(tǒng)的智能門(mén)窗,進(jìn)行了以CO、煤氣、甲醛以及風(fēng)光雨傳感器為主要信號(hào)獲取單元,以聲光報(bào)警器、排風(fēng)扇和電動(dòng)開(kāi)窗器為執(zhí)行機(jī)構(gòu)的聯(lián)合調(diào)試實(shí)驗(yàn)設(shè)計(jì),實(shí)驗(yàn)中系統(tǒng)運(yùn)行穩(wěn)定可靠。實(shí)驗(yàn)結(jié)果證明該設(shè)計(jì)切實(shí)可行。
- 關(guān)鍵字: ARM
ARM-Linux嵌入式系統(tǒng)的Boot Loader分析與設(shè)計(jì)

- ARM-Linux嵌入式系統(tǒng)的Boot Loader分析與設(shè)計(jì),Boot Loader作為ARM嵌入式系統(tǒng)的一個(gè)重要部分。對(duì)于使用不相同版本的內(nèi)核的系統(tǒng)板,所時(shí)應(yīng)的Boot Loader也是相同,因此對(duì)每個(gè)系統(tǒng)板都要對(duì)其運(yùn)行其所對(duì)應(yīng)的Boot Loader。在此簡(jiǎn)要介紹S3C2410及其兩種啟動(dòng)方式,著重分析S3C2410從NANDFLASH啟動(dòng)的過(guò)程中,對(duì)各個(gè)內(nèi)部功能模塊進(jìn)行初始化過(guò)程,并設(shè)計(jì)出基于S3C2410嵌入式系統(tǒng)的Boot Loader。通過(guò)在線仿真及實(shí)際測(cè)試表明,該Boot Loader具有
- 關(guān)鍵字: ARM
FIR濾波器的FPGA實(shí)現(xiàn)方法
- 為了給實(shí)際應(yīng)用中選擇合適FIR濾波器的FPGA實(shí)現(xiàn)結(jié)構(gòu)提供參考,首先從FIR數(shù)字濾波器的基本原理出發(fā),分析了FIR濾波器的結(jié)構(gòu)特點(diǎn),然后分別介紹了基于FPGA的FIR濾波器的串行、并行、轉(zhuǎn)置型、FFT型和分布式結(jié)構(gòu)型的實(shí)現(xiàn)方法,對(duì)于各種實(shí)現(xiàn)的結(jié)構(gòu)做了分析、比較以及優(yōu)化處理,特別是對(duì)基于FFT的FIR濾波器與傳統(tǒng)卷積結(jié)構(gòu)進(jìn)行了精確的數(shù)值計(jì)算比較,最后得出滿足于低階或高階的各種FIR濾波器實(shí)現(xiàn)結(jié)構(gòu)的適用范圍及其優(yōu)缺點(diǎn),并針對(duì)實(shí)際工程應(yīng)用提出了下一步需解決的問(wèn)題。
- 關(guān)鍵字: FPGA FIR 濾波器 實(shí)現(xiàn)方法
ARM計(jì)劃2015年全面攻占服務(wù)器芯片市場(chǎng)
- ARM在控制住移動(dòng)芯片市場(chǎng)的同時(shí),計(jì)劃在芯片權(quán)限市場(chǎng)再出擊,該公司計(jì)劃到2015年將在PC和服務(wù)器市場(chǎng)取得立足點(diǎn)。 該消息是出自本周早些時(shí)候ARM的盈利分析電話會(huì)議。ARM公司基本上也是一個(gè)芯片技術(shù)授權(quán)公司。因此,這對(duì)于它來(lái)說(shuō)是一個(gè)極大的優(yōu)勢(shì),因?yàn)樗麄儾⒉恍枰约荷a(chǎn)和加工處理器芯片。相反,像Nvidia這樣的芯片公司,則要在對(duì)芯片進(jìn)行設(shè)計(jì)的同時(shí)加工和制造芯片產(chǎn)品。不過(guò),可以肯定的是這條信息的意義是明確的。ARM很明顯的想要進(jìn)駐到PC和服務(wù)器市場(chǎng),成為其中的選手,在2011年美國(guó)舉辦的CES展會(huì)
- 關(guān)鍵字: ARM 服務(wù)器芯片
基于FPGA的24×24位低功耗乘法器的設(shè)計(jì)
- 通過(guò)對(duì)現(xiàn)有編碼算法的改進(jìn),提出一種新的編碼算法,它降低功耗的方法是通過(guò)減少部分積的數(shù)量來(lái)實(shí)現(xiàn)的。因?yàn)槌朔ㄆ鞯倪\(yùn)算主要是部分積的相加,因此,減少部分積的數(shù)量可以降低乘法器中加法器的數(shù)量,從而實(shí)現(xiàn)功耗的減低。在部分積的累加過(guò)程中.又對(duì)用到的傳統(tǒng)全加器和半加器進(jìn)行了必要的改進(jìn),避免了CMOS輸入信號(hào)不必要的翻轉(zhuǎn),從而降低了乘法器的動(dòng)態(tài)功耗。通過(guò)在Altera公司的FPGA芯片EP2CTOF896C中進(jìn)行功耗測(cè)試,給出了測(cè)試結(jié)果,并與現(xiàn)有的兩種編碼算法進(jìn)行了比較。功耗分別降低3.5%和8.4%。
- 關(guān)鍵字: FPGA 24位 低功耗 乘法器
fpga+arm介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga+arm!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
