首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+arm

fpga+arm 文章 最新資訊

一種基于ARM 的FPGA可重構配置方法的實現(xiàn)及應用

  • 隨著半導體工藝技術的迅猛發(fā)展,現(xiàn)場可編程邏輯器件FPGA的集成度迅速提高,已達到百萬門量級,與此同時,F(xiàn)PGA中的邏 ...
  • 關鍵字: ARM  FPGA  加載配置  

基于ARM的微伏信號在線監(jiān)測系統(tǒng)設計

  • 基于ARM的微伏信號在線監(jiān)測系統(tǒng)設計,1   引言  在線監(jiān)測系統(tǒng)中,待測信號幅值在50mu;V左右,而背景噪聲幅值在50mV以上,用一般的采集和測量系統(tǒng)無法準確檢測該信號。針對被背景噪聲覆蓋的微小信號,采用濾波降噪和差分放大手段,提高信噪比,保證待
  • 關鍵字: 系統(tǒng)  設計  監(jiān)測  在線  ARM  信號  基于  

ARM中斷處理的研究

  • ARM中斷處理的研究,在嵌入式系統(tǒng)中常用的RISC處理器是ARM核,它具有體積小、功耗低、成本低、性價比高的特點。然而,不管是哪種型號的ARM處理器,也無論該嵌入式系統(tǒng)中是否有操作系統(tǒng),中斷處理,特別是IRQ中斷,始終是必須的,而中斷處
  • 關鍵字: 研究  處理  中斷  ARM  

IIR數(shù)字濾波器的Matlab和FPGA實現(xiàn)

  • 摘要:提出一種通過兩個二階節(jié)級聯(lián)構成四階IIR數(shù)字橢圓濾波器的設計方法,并利用Matlab仿真軟件設計了通帶內波紋不大于0.1 dB,阻帶衰減不小于42 dB的IIR數(shù)字濾波器。論述了一種采用可編程邏輯器件,通過VHDL硬件描
  • 關鍵字: Matlab  FPGA  IIR  數(shù)字濾波器    

基于FPGA的多路數(shù)字信號復分接器的設計

  • 在現(xiàn)代數(shù)字通信中,對數(shù)據(jù)傳輸容量和傳輸效率的要求越來越高,因此經(jīng)常依據(jù)時分復用[1]的原理通過數(shù)字復接與分...
  • 關鍵字: 數(shù)字復接技術  FPGA  時分復用  

基于ARM和DSP架構的多處理器高速通訊協(xié)議設計

  •   目前,建立在寬帶網(wǎng)絡的多媒體應用日漸增多,高性能的DSP也不斷推陳出新,由于DSP具備非常靈活的編程運算能力 ...
  • 關鍵字: ARM  DSP架構  多處理器  高速通訊  

FPGA時鐘設計

  • 摘要:在FPGA設計中,為了成功地操作,可靠的時鐘是非常關鍵的。設計不良的時鐘在極限的溫度、電壓下將導致錯誤的行為。在設計PLD/FPGA時通常采用如下四種類型時鐘:全局時鐘、門控時鐘、多級邏輯時鐘和波動式時鐘。
  • 關鍵字: FPGA  時鐘設計    

基于FPGA的自適應波束形成算法實現(xiàn)

  •  1 引 言  在雷達及聲納信號處理系統(tǒng)中,波束形成算法通常采用DSP軟件編程實現(xiàn),控制邏輯電路采用CPLD來完成,這種方法具有軟件編程靈活、功能易于擴展的優(yōu)點,但對于實時性能要求很高的系統(tǒng),如雷達、聲納探測和
  • 關鍵字: FPGA  自適應波束  算法    

基于FPGA的實時中值濾波器硬件實現(xiàn)

  • 針對高清圖像在中值濾波預處理過程中排序量多、速度慢的特點,提出適合鄰域圖像并行處理機的分塊存儲方法。在流水線結構下,1個時鐘周期可以并行處理32個3×3鄰域的中值濾波運算,實現(xiàn)了高速、實時的1 920×1 080灰度圖像中值濾波器。
  • 關鍵字: FPGA  中值濾波  硬件實現(xiàn)    

ARM投資數(shù)字電源芯片公司Amantys

  •   ARM在手機便攜領域如火如荼之時,同時也在其他利基領域拓展著。   成立僅一年的Amantys公司,正在利用ARM開發(fā)新一代數(shù)字電源控制芯片。這家由劍橋研究團隊及前ARM高管共同成立的公司,目前已接受了來自富達旗下MoonrayInvestors以及ARM共計700萬美元的新一輪投資。
  • 關鍵字: ARM  數(shù)字電源芯片  

萊迪思宣布首個符合PCI Express 2.0規(guī)范的低成本FPGA

  •   萊迪思半導體公司日前宣布LatticeECP3TMFPGA系列符合PCI Express 2.0在2.5Gbps的規(guī)范。針對最近PCI – SIG研討會上涉及的1-通道和 4-通道配置,LatticeECP3 FPGA和其PCI Express(PCIe)IP核通過了符合PCI - SIGPCIe 2.0規(guī)范和互操作性的測試,確保萊迪思的解決方案與現(xiàn)有的支持系統(tǒng)的PCIe 2.0具有互操作性。
  • 關鍵字: 萊迪思  FPGA  

英國科學家用100萬顆ARM芯片模擬人腦運行

  • 去年11月時,英特爾高管麥克尼(SeanMcGuire)曾透露說,早在10年前,英特爾就曾預見處理器的計算能力將可以媲美...
  • 關鍵字: ARM  

賽靈思榮膺“2011中國經(jīng)濟-最佳推動力企業(yè)”獎

  • 全球可編程平臺領導廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布榮膺中國經(jīng)濟CEO論壇“2011中國經(jīng)濟-最佳推動力企業(yè)”獎。賽靈思公司全球高級副總裁、亞太地區(qū)執(zhí)行總裁湯立人(Vincent Tong)和亞太地區(qū)銷售與市場副總裁楊飛先生,出席了由東方企業(yè)家、經(jīng)理人雜志、新民周刊、金融界、北京電視臺、香港科技大學商學院、中國企業(yè)國際發(fā)展協(xié)會聯(lián)合在北京發(fā)起主辦的 “中國經(jīng)濟CEO論壇暨中國經(jīng)濟成就獎評選頒獎盛典”。 商務部國際貿(mào)易經(jīng)濟合作研究院研究員白明代表中國經(jīng)濟CEO 論壇
  • 關鍵字: 賽靈思  FPGA  

萊迪思宣布首個符合PCI Express 2.0規(guī)范的FPGA

  • 萊迪思半導體公司(NASDAQ: LSCC)今日宣布LatticeECP3TMFPGA系列符合PCI Express 2.0在2.5Gbps的規(guī)范。針對最近PCI – SIG研討會上涉及的1-通道和 4-通道配置,LatticeECP3 FPGA和其PCI Express(PCIe)IP核通過了符合PCI - SIGPCIe 2.0規(guī)范和互操作性的測試,確保萊迪思的解決方案與現(xiàn)有的支持系統(tǒng)的PCIe 2.0具有互操作性。
  • 關鍵字: 萊迪思半導體  FPGA  

基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設計

  • 0引言傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機,系統(tǒng)大多通過PCI總線完成數(shù)據(jù)的傳輸。其缺點是數(shù)學運算能力差...
  • 關鍵字: CPLD  FPGA  數(shù)據(jù)采集系統(tǒng)  
共10221條 455/682 |‹ « 453 454 455 456 457 458 459 460 461 462 » ›|

fpga+arm介紹

您好,目前還沒有人創(chuàng)建詞條fpga+arm!
歡迎您創(chuàng)建該詞條,闡述對fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473