fpga+arm 文章 最新資訊
美高森美新型Libero SoC v11.4軟件改善運行時間高達35%,顯著提升FPGA設(shè)計生產(chǎn)率
- 致力于提供功耗、安全、可靠與高性能半導體技術(shù)方案的領(lǐng)先供應商美高森美公司(Microsemi Corporation) 宣布推出最新11.4版本Libero系統(tǒng)級芯片(SoC)綜合設(shè)計軟件,用于開發(fā)美高森美最新一代FPGA產(chǎn)品。 美高森美新型Libero SoC v11.4用于獲獎的SmartFusion2™ SoC FPGA和IGLOO2™ FPGA,改善設(shè)計流程運行時間多達35%。新產(chǎn)品還提供了更高的設(shè)計效率,具有改善的SmartDesign圖形設(shè)計畫布、改善的文本編
- 關(guān)鍵字: 美高森 Libero SoC FPGA
一款基于EFM32的便攜式心率計設(shè)計

- 在消費電子領(lǐng)域,便攜式電子產(chǎn)品由于體積小、質(zhì)量輕的特點越來越受到消費者的喜愛,已成為人們生活中不可缺少的部分?;谶@個思路,我們設(shè)計了一款便攜式心率計,它可以替代用脈搏聽診器等進行測量的傳統(tǒng)方法,使用非常方便。該產(chǎn)品主要包括三個部分:信號的采集、數(shù)據(jù)處理以及LED 顯示和報警電路。 系統(tǒng)總體設(shè)計 ? 圖1 系統(tǒng)結(jié)構(gòu)框圖 如圖1 所示,從傳感器檢測到的脈搏信號轉(zhuǎn)化為電壓信號送入電壓跟隨器,起到緩沖的作用,使前級和后級隔離開來,避免相互干擾。輸出的信號經(jīng)前置放大后
- 關(guān)鍵字: ARM EFM32 心率計
基于ARM+FPGA的大屏幕顯示器控制系統(tǒng)設(shè)計

- 0 前言 隨著計算機和半導體技術(shù)的發(fā)展,LED大屏幕顯示系統(tǒng)成為集計算機控制、視頻、光電子、微電子、通信、數(shù)字圖像處理技術(shù)為一體的顯示設(shè)備。目前LED大屏幕顯示器向更高亮度、更高耐氣候性、更高的發(fā)光均勻性、更大屏幕化、更高的可靠性方向發(fā)展。LED顯示屏產(chǎn)業(yè)正成為我國電子信息產(chǎn)業(yè)的重要組成部分。大屏幕顯示技術(shù)的發(fā)展進步,需要處理的數(shù)據(jù)量大大增加,系統(tǒng)的頻率越來越高,系統(tǒng)的規(guī)模越來越大,對顯示控制系統(tǒng)的要求不斷提高。以往的LED大屏幕顯示系統(tǒng)用中小規(guī)模集成電路實現(xiàn),系統(tǒng)體積較大、調(diào)試困難、不易修改。
- 關(guān)鍵字: ARM FPGA PLD
FPGA研發(fā)之道—總線

- 如果設(shè)計中有多個模塊,每個模塊內(nèi)部有許多寄存器或者存儲塊需要配置或者提供讀出那么實現(xiàn)方式有多種,主要如下: 實現(xiàn)方式一:可以在模塊頂部將所有寄存器引出,提供統(tǒng)一的模塊進行配置和讀出。這種方式簡單是簡單,但是頂層連接工作量較大,并且如果配置個數(shù)較多,導致頂層中寄存器的數(shù)目也會較多。 實現(xiàn)方式二:通過總線進行連接,為每個模塊分配一個地址范圍。這樣寄存器等擴展就可以在模塊內(nèi)部進行擴展,而不用再頂層進行過多的頂層互聯(lián)。如下圖所示: 那如果進行總線的選擇,那么有一種
- 關(guān)鍵字: FPGA AVALON-MM AVALON-ST
基于FPGA的任意分頻器設(shè)計

- 1、前言 分頻器是FPGA設(shè)計中使用頻率非常高的基本單元之一。盡管目前在大部分設(shè)計中還廣泛使用集成鎖相環(huán)(如Altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設(shè)計,但是,對于時鐘要求不太嚴格的設(shè)計,通過自主設(shè)計進行時鐘分頻的實現(xiàn)方法仍然非常流行。首先這種方法可以節(jié)省鎖相環(huán)資源,再者這種方式只消耗不多的邏輯單元就可以達到對時鐘的操作目的。 2、整數(shù)倍分頻器的設(shè)計 2.1 偶數(shù)倍分頻 偶數(shù)倍分頻器的實現(xiàn)非常簡單,只需要一個計數(shù)器進行計數(shù)就能實現(xiàn)。如需要N分頻
- 關(guān)鍵字: FPGA 分頻器 PLL
FPGA設(shè)計:時序就是全部
- 當你的FPGA設(shè)計不能滿足時序要求時,原因也許并不明顯。解決方案不僅僅依賴于使用FPGA的實現(xiàn)工具來優(yōu)化設(shè)計從而滿足時序要求,也需要設(shè)計者具有明確目標和診斷/隔離時序問題的能力。設(shè)計者現(xiàn)在有一些小技巧和幫助來設(shè)置時鐘;使用像Synopsys Synplify Premier一樣的工具正確地設(shè)置時序約束;然后調(diào)整參數(shù)使之滿足賽靈思FPGA設(shè)計性能的目標。 會有來自不同角度的挑戰(zhàn),包括: ● 更好的設(shè)計計劃,例如完整的和精確的時序約束和時鐘規(guī)范 ● 節(jié)約時間的設(shè)計技術(shù),例如為更好的性能結(jié)
- 關(guān)鍵字: FPGA Synplify 時序
戴爾:ARM芯片低功耗不具有競爭優(yōu)勢

- 近日,戴爾的一名高管表示,ARM芯片低功耗的特性或由于競爭對手的跟進而優(yōu)勢不在。雖然過去的一段時間,ARM進軍數(shù)據(jù)中心市場的動作很多,但是由于英特爾等芯片巨頭也競相推出相關(guān)的低功耗產(chǎn)品,并且由于英特爾的產(chǎn)業(yè)鏈要比ARM完善很多,所以ARM進軍企業(yè)級市場的難度要比預想的大很多。 目前,ARM處理器主要被應用于智能手機和平板電腦等數(shù)碼產(chǎn)品中,但業(yè)界更是將其視為英特爾x86服務(wù)器芯片的潛在高能效替代產(chǎn)品,而x86芯片的服務(wù)器在如今的數(shù)據(jù)中心中占據(jù)了主導地位。 ? 雖然服務(wù)器廠商
- 關(guān)鍵字: ARM 芯片低功耗
Silicon Labs增強Simplicity Studio開發(fā)環(huán)境的靈活性和功能性

- 高性能模擬與混合信號IC領(lǐng)導廠商Silicon Labs(芯科實驗室有限公司)今天宣布更新Simplicity Studio™ 開發(fā)平臺,這使得開發(fā)人員能夠使用他們更喜好的運算環(huán)境,并且能夠?qū)﹄娙菔礁袘獞眠M行性能分析。Simplicity Studio平臺統(tǒng)一支持Silicon Labs基于ARM®的32位EFM32™ Gecko微控制器(MCU)和基于8051的8位MCU,這些MCU提供節(jié)能的嵌入式解決方案,能更廣泛地支持各種物聯(lián)網(wǎng)和工業(yè)自動化的應用。 Sim
- 關(guān)鍵字: Silicon Labs ARM Simplicity Studio
廠商談汽車半導體技術(shù)趨勢之FPGA

- FPGA加速汽車電子的發(fā)展 Altera汽車業(yè)務(wù)部信息娛樂和駕駛信息戰(zhàn)略市場經(jīng)理John Goldie:對于汽車系統(tǒng)的設(shè)計人員而言,與構(gòu)建模塊化ASSP或者功能固定的ASIC相比,現(xiàn)場可編程門陣列(FPGA)能夠提供非常獨特而且靈活的解決方案。FPGA支持設(shè)計人員根據(jù)自己的特殊需求,自由地在架構(gòu)中劃分CPU和硬件加速功能。以并行的方式在架構(gòu)中放置關(guān)鍵處理單元,可以實現(xiàn)大吞吐量、低延時和確定性延時特性。這非常適合對安全性、系統(tǒng)干預以及引導/自動駕駛判斷等有要求的關(guān)鍵系統(tǒng)。系統(tǒng)能夠靈活
- 關(guān)鍵字: FPGA 汽車電子
解析高速ADC和DAC與FPGA的配合使用

- 許多數(shù)字處理系統(tǒng)都會使用FPGA,原因是FPGA有大量的專用DSP以及block RAM資源,可以用于實現(xiàn)并行和流水線算法。因此,通常情況下,F(xiàn)PGA都要和高性能的ADC和DAC進行接口,比如e2v EV10AQ190低功耗四通道10-bit 1.25 Gsps ADC和EV12DS130A內(nèi)建4/2:1 MUX的低功耗12-bit 3 Gsps DAC。 通常情況下,這些轉(zhuǎn)換器的采樣率都達到了GHz的級別。對工程師團隊來說,除了混合信號電路板布局之外,理解和使用這些高性能的設(shè)備也是一個挑戰(zhàn)。
- 關(guān)鍵字: ADC DAC FPGA
一種于FPGA的多通道頻率測量系統(tǒng)設(shè)計

- 摘要:設(shè)計了一種多通道頻率測量系統(tǒng)。系統(tǒng)由模擬開關(guān)、信號調(diào)理電路、FPGA、總線驅(qū)動電路構(gòu)成,實現(xiàn)對頻率信號的分壓、放大、濾波、比較、測量,具備回路自測試功能,可與主設(shè)備進行數(shù)據(jù)交互,具有精度高、可擴展、易維護的特點,有一定的工程應用價值。 頻率測量電路是很多檢測與控制系統(tǒng)的重要組成部分,在航空機載計算機領(lǐng)域具有廣泛的應用環(huán)境。隨著檢測與控制系統(tǒng)復雜程度的提高,頻率測量電路也被提出了新的要求,例如多通道實時采集、高精度測量等。FPGA的特點是完全由用戶通過軟件進行配置和編程,從而完成某種特定的功
- 關(guān)鍵字: FPGA 頻率測量 可編程邏輯
一款四象限 DC/DC 開關(guān)穩(wěn)壓器的實現(xiàn)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: DC/DC轉(zhuǎn)換器 FPGA NMOS 開關(guān)穩(wěn)壓器
基于FPGA的大功率數(shù)字音頻系統(tǒng)設(shè)計

- 摘要:音頻編解碼芯片WM8731因其高性能、低功耗等優(yōu)點在很多音頻產(chǎn)品中得到了廣泛應用。本文提出了WM8731與FPGA的音頻編解碼系統(tǒng),并嵌入大功率D類功放技術(shù)作為音頻系統(tǒng)的功率放大應用,使得本系統(tǒng)效率高,體積小,音質(zhì)高,性能顯著。 隨著FPGA技術(shù)的迅速發(fā)展,大規(guī)模集成可編程邏輯陣列越來越普遍。在現(xiàn)代電子技術(shù)領(lǐng)域表現(xiàn)出明顯技術(shù)領(lǐng)先優(yōu)勢。本文為一個基于FPGA技術(shù)的嵌入式數(shù)字音頻編解碼系統(tǒng)的設(shè)計方案,極大地提高了系統(tǒng)的集成度和穩(wěn)定性,同時降低了產(chǎn)品開發(fā)成本,提高了系統(tǒng)設(shè)計效率。另外功率放大電路
- 關(guān)鍵字: FPGA 音頻系統(tǒng) 數(shù)字功放
fpga+arm介紹
您好,目前還沒有人創(chuàng)建詞條fpga+arm!
歡迎您創(chuàng)建該詞條,闡述對fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
