EEPW首頁(yè) >>
主題列表 >>
fpga soc
fpga soc 文章 最新資訊
3D IP授權(quán)形勢(shì)大好,ARM MALI圖形技術(shù)躋身主流
- ARM公司宣布,已有18家ARM合作伙伴在使用其Mali™產(chǎn)品線中的產(chǎn)品。ARM® Mali55™和Mali200™圖形處理單元(GPU)是2007年在3GSM上發(fā)布的產(chǎn)品,迄今為止已有九家SoC廠商通過(guò)授權(quán)獲得,其中包括Micronas Inc.,和Zoran(Zoran將其整合到他們的APPROACH® 5C多媒體處理器中)。此外,已有九家領(lǐng)先的OEM廠商通過(guò)授權(quán)獲得了ARM Mali-JSR184™ 3D圖形引擎,其中包括三星電子。
- 關(guān)鍵字: ARM GPU SoC 音視頻技術(shù)
基于FPGA的SOC系統(tǒng)中的串口設(shè)計(jì)
- 1 概述 在基于FPGA的SOC設(shè)計(jì)中,常使用串口作為通信接口,但直接用FPGA進(jìn)行串口通信數(shù)據(jù)的處理是比較繁雜的,特別是直接使用FPGA進(jìn)行串口通信的協(xié)議的解釋和數(shù)據(jù)打包等處理,將會(huì)消耗大量的FPGA硬件資源。 為簡(jiǎn)化設(shè)計(jì),降低硬件資源開(kāi)銷,可以在FPGA中利用IP核實(shí)現(xiàn)的嵌入式微處理器來(lái)對(duì)串口數(shù)據(jù)進(jìn)行處理。 本文中的設(shè)計(jì)采用了XILINX的FPGA,可選用的嵌入式微處理器IP核種類繁多,但基于對(duì)硬件資源開(kāi)銷最少的考慮,最終選用了Picoblaze。 嵌入式微處理器PicoB
- 關(guān)鍵字: FPGA SOC 串口 MCU和嵌入式微處理器
片上SDRAM控制器的設(shè)計(jì)與集成
- 隨著設(shè)計(jì)與制造技術(shù)的發(fā)展,集成電路設(shè)計(jì)從晶體管的集成發(fā)展到邏輯門的集成, 現(xiàn)在又發(fā)展到IP的集成,即SoC設(shè)計(jì)技術(shù)。SoC可以有效地降低電子信息系統(tǒng)產(chǎn)品的開(kāi)發(fā)成本,縮短開(kāi)發(fā)周期,提高產(chǎn)品的競(jìng)爭(zhēng)力,是工業(yè)界將采用的最主要的產(chǎn)品開(kāi)發(fā)方式。目前國(guó)內(nèi)也加大了在SoC 設(shè)計(jì)以及IP 集成領(lǐng)域的研究。本文介紹的便是國(guó)家基金項(xiàng)目支持的龍芯SoC—ICT- E32 設(shè)計(jì)所集成的片上SDRAM 控制器模塊設(shè)計(jì)與實(shí)現(xiàn)。 1 ICT-E32 體系結(jié)構(gòu) ICT-E32 是一款32位高性能SoC ,它集成龍芯1號(hào)
- 關(guān)鍵字: SoC SDRAM 控制器 MCU和嵌入式微處理器
奧地利微電子推出第四代音頻前端AS3543
- 通信、工業(yè)、醫(yī)療和汽車領(lǐng)域模擬集成電路設(shè)計(jì)者及制造商奧地利微電子公司發(fā)布新器件AS3543,擴(kuò)展其音頻前端系列。該器件采用SNR超過(guò)100dB,功耗低于7mW的立體聲DAC,在實(shí)現(xiàn)極佳音頻性能的同時(shí)實(shí)現(xiàn)了前所未有的低功耗。 AS3543是奧地利微電子集成音頻和電源管理器件的完整系列的最新產(chǎn)品。該系列在單芯片上集成了用于移動(dòng)娛樂(lè)產(chǎn)品的數(shù)字系統(tǒng)級(jí)芯片(SoC)所需的所有系統(tǒng)模擬功能。奧地利微電子致力于越來(lái)越復(fù)雜的移動(dòng)SoC處理器所需的多功能單芯片匹配模擬器件,與分立元件相比,可在改善性能的同時(shí)減少電
- 關(guān)鍵字: 奧地利微電子 AS3543 SoC 音視頻技術(shù)
Xilinx開(kāi)放源碼硬件創(chuàng)新大賽復(fù)賽名單公布
- 2008年1月8日,北京訊:自2007年6月正式開(kāi)始的覆蓋全國(guó)高校的“中國(guó)電子學(xué)會(huì)Xilinx開(kāi)放源碼硬件創(chuàng)新大賽”初賽經(jīng)過(guò)大賽組委會(huì)的認(rèn)真篩選,來(lái)自34所高校的53支隊(duì)伍從170多支參賽隊(duì)伍中脫穎而出,入圍復(fù)賽階段。入圍隊(duì)伍中,大連理工,清華,電子科大, 西安電子科大等表現(xiàn)突出, 僅大連理工就有6支隊(duì)伍進(jìn)入復(fù)賽。 開(kāi)賽以來(lái),包括清華、北大、中國(guó)電子科技大學(xué)、西安電子科技大學(xué)、中國(guó)科技大學(xué)等在內(nèi)的近50所高校學(xué)生踴躍報(bào)名, 共有170多只隊(duì)伍的1000多位在校
- 關(guān)鍵字: Xilinx 開(kāi)放源碼硬件創(chuàng)新大賽 入圍 復(fù)賽 模擬技術(shù) 電源技術(shù) SoC ASIC
電壓調(diào)節(jié)技術(shù)用于SoC低功耗設(shè)計(jì)
- 引言 SoC即“System on chip”,通俗講為“芯片上的系統(tǒng)”,主要用于便攜式和民用的消費(fèi)的電子產(chǎn)品。隨著便攜式和民用電子產(chǎn)品的高速發(fā)展,廣大用戶對(duì)便攜設(shè)備新功能的要求永無(wú)止境。于是要求設(shè)計(jì)人員在設(shè)計(jì)小型便攜式消費(fèi)類電子產(chǎn)品時(shí),不僅要縮小產(chǎn)品尺寸、降低成本,更重要的是降低功耗,用戶都希望便攜式產(chǎn)品的電池充電后的工作時(shí)間越長(zhǎng)越好。于是,系統(tǒng)設(shè)計(jì)與SoC 設(shè)計(jì)人員面臨著在增加功能的同時(shí)保證電池的使用時(shí)間的挑戰(zhàn)。要達(dá)到這一點(diǎn),就需要使用新的節(jié)能技術(shù),比如電壓調(diào)節(jié)(voltage scalin
- 關(guān)鍵字: SoC 芯片 電壓調(diào)節(jié) SoC ASIC
前沿技術(shù)提高圖像處理實(shí)例分析
- intevac是商用和軍用市場(chǎng)光學(xué)產(chǎn)品的前沿開(kāi)發(fā)商。本文介紹該公司nightvista嵌入式電子系統(tǒng)的開(kāi)發(fā),該產(chǎn)品是高性能超低亮度緊湊型攝像機(jī)。該攝像機(jī)最初采用了流行的數(shù)字信號(hào)處理器、幾個(gè)assp和外部存儲(chǔ)器件。系統(tǒng)對(duì)性能的需求越來(lái)越高,工程師團(tuán)隊(duì)決定試驗(yàn)一種替代方案——在可編程邏輯中實(shí)現(xiàn)可配置軟核處理器。這一決定帶來(lái)了以下好處: 達(dá)到了目標(biāo)所要求的性能: 1.在單個(gè)FPGA中集成了分立的元件和數(shù)字信號(hào)處理(dsp)功能 2.功耗降低了近80% 3.將五塊元件板縮減到一塊,顯著
- 關(guān)鍵字: intevac FPGA 圖像處理 音視頻技術(shù)
一種基于FPGA的新型誤碼測(cè)試儀的設(shè)計(jì)與實(shí)現(xiàn)
- 引言 誤碼儀是評(píng)估信道性能的基本測(cè)量?jī)x器。本文介紹的誤碼儀結(jié)合FPGA 的特點(diǎn),采用全新的積分式鑒相結(jié)構(gòu),提出了一種新的誤碼測(cè)試方法,經(jīng)多次測(cè)試驗(yàn)證,方案可行,設(shè)計(jì)的系統(tǒng)穩(wěn)定。本文設(shè)計(jì)的誤碼儀由兩部分組成:發(fā)信機(jī)和接收機(jī)。 1 發(fā)信機(jī) 發(fā)信機(jī)的主要功能是產(chǎn)生具有隨機(jī)特性的偽隨機(jī)m 序列,通過(guò)FPGA 由VHDL 編程實(shí)現(xiàn)。偽隨機(jī)序列產(chǎn)生原理如下: 圖1 偽隨機(jī)序列產(chǎn)生原理圖 其中,ak-i是各移位寄存器的狀態(tài),Ci對(duì)應(yīng)各寄存器的反饋系數(shù),為1表示參與反饋
- 關(guān)鍵字: FPGA 測(cè)試儀 VHDL MCU和嵌入式微處理器
在FPGA中置入可配置的32位處理器增加設(shè)計(jì)靈活度
- 嵌入式系統(tǒng)與桌面PC結(jié)構(gòu)非常不同,但其底層技術(shù)發(fā)展卻是一樣的,而且遵循著類似發(fā)展趨勢(shì)。當(dāng)桌面PC轉(zhuǎn)向64位架構(gòu)來(lái)滿足不斷增長(zhǎng)的存儲(chǔ)器要求時(shí),嵌入式系統(tǒng)也由于同樣的原因快速轉(zhuǎn)向32位處理器。桌面/服務(wù)器計(jì)算市場(chǎng)主要是圍繞x86架構(gòu),大多數(shù)創(chuàng)新和差異都在系統(tǒng)級(jí),如雙核、四核或多核中央處理架構(gòu)、集成圖像處理器單元和存儲(chǔ)器控制器等等。同樣,嵌入式系統(tǒng)則主要圍繞簡(jiǎn)單的32位RISC處理器,多核架構(gòu)、集成外設(shè)以及可配置處理等系統(tǒng)級(jí)發(fā)展,使得設(shè)計(jì)人員能夠快速適應(yīng)不斷變化的應(yīng)用要求。 根據(jù)iSuppli的研究報(bào)
- 關(guān)鍵字: 嵌入式 FPGA 處理器 MCU和嵌入式微處理器
半導(dǎo)體業(yè)界領(lǐng)袖08新視點(diǎn) 低功耗是一種優(yōu)勢(shì)
- Altera公司產(chǎn)品和企業(yè)市場(chǎng)副總裁DannyBiran 低功耗是一種戰(zhàn)略優(yōu)勢(shì) 在器件的新應(yīng)用上,F(xiàn)PGA功耗和成本結(jié)構(gòu)的改進(jìn)起到了非常重要的作用。Altera針對(duì)低功耗,同時(shí)對(duì)體系結(jié)構(gòu)和生產(chǎn)工藝進(jìn)行改進(jìn),使我們的高端StratixIIIFPGA能夠用于高性能計(jì)算領(lǐng)域,而低成本CycloneIIIFPGA用于軟件無(wú)線電,MaxIIZCPLD則適合便攜式應(yīng)用。 在生產(chǎn)工藝方面,Altera在很大程度上受益于和TSMC的合作。這種緊密的合作關(guān)系使Altera能夠在CycloneIII中充
- 關(guān)鍵字: 處理器 FPGA CPLD 嵌入式
FPGA中的IP集成方法對(duì)比
- 引言 從最初的計(jì)算機(jī)和電話開(kāi)始,互聯(lián)網(wǎng)絡(luò)一直是電子工程的關(guān)鍵構(gòu)成。在超大規(guī)模集成(VLSI)電路時(shí)代,由于MOS晶體管的驅(qū)動(dòng)特性以及片內(nèi)互聯(lián)相對(duì)較大的電容,互聯(lián)網(wǎng)絡(luò)變得尤其重要。 芯片內(nèi)部用于連接功能單元的互聯(lián)網(wǎng)絡(luò)對(duì)芯片性能有很大的影響,甚至是決定性的影響。總線雖然是一種最簡(jiǎn)單的互聯(lián),但從容量或者電源角度看,卻是較差的選擇,因?yàn)轵?qū)動(dòng)總線以最大速率工作時(shí)需要的電源和空間隨總線電容呈指數(shù)增大。而且,多點(diǎn)連接網(wǎng)絡(luò)也不是一種好選擇,因?yàn)榧词姑看沃恍枰淮螌?duì)話,或者會(huì)話限于最近的鄰居之間,也
- 關(guān)鍵字: FPGA IP 集成 對(duì)比 模擬技術(shù) 電源技術(shù) 模擬IC 電源
fpga soc介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
