首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga ip

耀宇視芯選擇萊迪思FPGA實(shí)現(xiàn)AR/VR參考設(shè)計(jì)

  • 中國(guó)上海——2023年4月27日——萊迪思半導(dǎo)體公司(NASDAQ:LSCC),低功耗可編程器件的領(lǐng)先供應(yīng)商,今日宣布萊迪思CrossLink-NX? FPGA將為南京耀宇視芯科技有限公司(Metasolution)最新的增強(qiáng)現(xiàn)實(shí)(AR)和虛擬現(xiàn)實(shí)(VR)參考設(shè)計(jì)提供支持。耀宇視芯是一家領(lǐng)先的同步定位和地圖構(gòu)建(SLAM)算法和芯片的供應(yīng)商,專注于AR/VR硬件和軟件解決方案,為AR/VR頭顯應(yīng)用提供一整套六自由度(6DoF)模型。 耀宇視芯總監(jiān)姜愛鵬先生表示:“隨著AR/VR的新應(yīng)用不斷涌現(xiàn),
  • 關(guān)鍵字: 耀宇視芯  萊迪思  FPGA  AR/VR  

為什么嵌入式FPGA(eFPGA)IP是ADAS應(yīng)用的理想選擇?

  • 提高汽車電氣化和自動(dòng)駕駛的一個(gè)主要方面是先進(jìn)駕駛輔助系統(tǒng)(ADAS)的普及。如今,這些系統(tǒng)正迅速應(yīng)用于市場(chǎng)上幾乎所有的車輛,而且隨著技術(shù)的成熟,這一趨勢(shì)只會(huì)持續(xù)下去。然而,隨著技術(shù)的發(fā)展,ADAS設(shè)計(jì)人員面臨的硬件挑戰(zhàn)變得越來(lái)越復(fù)雜。在本文中,我們將介紹ADAS的硬件需求,F(xiàn)PGA如何填補(bǔ)這些空白,以及為什么eFPGA IP將成為下一個(gè)ADAS硬件趨勢(shì)。ADAS的硬件要求ADAS在現(xiàn)代汽車中的發(fā)展給底層硬件帶來(lái)了一些嚴(yán)峻的挑戰(zhàn)。在像ADAS這樣的關(guān)鍵任務(wù)應(yīng)用中,最重要的目標(biāo)是確保車輛乘員的安全。這個(gè)目標(biāo)要
  • 關(guān)鍵字: 嵌入式FPGA  eFPGA  IP  ADAS  

e絡(luò)盟社區(qū)開展第三期“可編程之路”培訓(xùn)活動(dòng)

  • 中國(guó)上海,2023年4月17日 – 安富利旗下全球電子元器件產(chǎn)品與解決方案分銷商e絡(luò)盟通過(guò)其在線社區(qū)與AMD聯(lián)合開展第三期“可編程之路”免費(fèi)培訓(xùn)項(xiàng)目。所有入圍學(xué)員都將獲贈(zèng)一套FPGA SoC開發(fā)套件,可用于完成設(shè)計(jì)項(xiàng)目開發(fā)任務(wù),并有機(jī)會(huì)贏取價(jià)值4000美元的獎(jiǎng)品。 “可編程之路”是由e絡(luò)盟社區(qū)推出的FPGA片上系統(tǒng)(SoC)系列培訓(xùn)項(xiàng)目。首期“可編程之路”活動(dòng)于2018年舉行,重點(diǎn)關(guān)注可編程邏輯器件(PLD),活動(dòng)圍繞基于AMD Zynq-7000 SoC的AVNET MiniZed開發(fā)板應(yīng)用展
  • 關(guān)鍵字: e絡(luò)盟社區(qū)  可編程之路  AMD  FPGA  FPGA SoC  

ASICLAND為汽車、AI企業(yè)和AI邊緣SoC應(yīng)用選擇Arteris IP

  • 加利福尼亞州坎貝爾 – 2023 年 4 月 12 日 – 致力于加速片上系統(tǒng)(SoC)創(chuàng)建的領(lǐng)先系統(tǒng) IP 提供商Arteris, Inc.(納斯達(dá)克股票代碼:AIP),今天宣布 ASICLAND 已獲得具有汽車安全完整性等級(jí) ASIL B 和 AI 選項(xiàng)的Arteris FlexNoC授權(quán)。該技術(shù)將被用于汽車的主系統(tǒng)總線和各種應(yīng)用的AI SoC之中。ASICLAND是一家領(lǐng)先的ASIC半導(dǎo)體和SoC設(shè)計(jì)服務(wù)公司。該公司為5nm,7nm,12nm,16nm和28nm處理器開發(fā)了許多具有復(fù)雜技術(shù)的半導(dǎo)體產(chǎn)
  • 關(guān)鍵字: ASICLAND  SoC  Arteris  IP  

IAR Embedded Secure IP保障產(chǎn)品開發(fā)后期安全性

  • 憑借IAR的全新安全解決方案,嵌入式開發(fā)人員即使是在軟件開發(fā)過(guò)程的后期階段,也能輕松地為現(xiàn)有應(yīng)用植入可靠的安全性,并直接投入生產(chǎn)瑞典烏普薩拉–2023年4月13日–嵌入式開發(fā)軟件和服務(wù)的全球領(lǐng)導(dǎo)者IAR宣布推出IAR Embedded Secure IP解決方案,以幫助開發(fā)者即使在產(chǎn)品項(xiàng)目周期的后期,也能夠?yàn)槠涔碳?yīng)用植入嵌入式安全方案。通過(guò)IAR Embedded Secure IP解決方案,軟件經(jīng)理、工程師和項(xiàng)目經(jīng)理可以在設(shè)計(jì)過(guò)程中的任何階段,甚至是生產(chǎn)和制造階段,以獨(dú)特、靈活且安全的方式快速升級(jí)他們
  • 關(guān)鍵字: IAR Embedded Secure IP  開發(fā)后期安全性  

ARM+FPGA開發(fā)板的強(qiáng)勁圖形系統(tǒng)體驗(yàn)——米爾基于NXP i.MX 8M Mini+Artix-7開發(fā)板

  • 本篇測(cè)評(píng)由優(yōu)秀測(cè)評(píng)者“qinyunti”提供。01 ARM+FPGA異核架構(gòu)開發(fā)板簡(jiǎn)單介紹MYD-JX8MMA7的這款A(yù)RM+FPGA異核架構(gòu)開發(fā)板, 擁有2個(gè)GPU核,一個(gè)用來(lái)做3D數(shù)據(jù)處理,另一個(gè)用來(lái)做2D和 3D加速。3D GPU核支持:●? ?OpenGL ES 1.1,2.0●? ?Open VG 1.1●? ?2D GPU核支持●? ?多圖層混合基于ARM+FPGA異核架構(gòu)開發(fā)板MYD-JX8MMA7,具備非常強(qiáng)的
  • 關(guān)鍵字: NXP  Xilinx  i.MX 8M Mini  Artix-7  ARM+FPGA  圖像處理  異構(gòu)處理器  

應(yīng)對(duì)中端FPGA市場(chǎng)的挑戰(zhàn)

  • 在當(dāng)今競(jìng)爭(zhēng)激烈的技術(shù)行業(yè)中,成敗的關(guān)鍵可能就在于能否率先上市。然而,快速上市也帶來(lái)了挑戰(zhàn),尤其是系統(tǒng)和應(yīng)用設(shè)計(jì)方面的挑戰(zhàn)。隨著人工智能、網(wǎng)絡(luò)邊緣計(jì)算和自動(dòng)化的日益發(fā)展以及網(wǎng)絡(luò)安全威脅的激增,設(shè)計(jì)師現(xiàn)在比以往任何時(shí)候都更需要在整個(gè)開發(fā)周期中自由更改和微調(diào)他們的設(shè)計(jì)。系統(tǒng)架構(gòu)師為其設(shè)計(jì)選擇的組件在開發(fā)和推出最終產(chǎn)品的速度方面發(fā)揮著越來(lái)越重要的作用,尤其是在選擇不同類型的處理器時(shí)。以前產(chǎn)品的上市周期較長(zhǎng),設(shè)計(jì)人員經(jīng)常使用ASIC組件。然而,這類處理器成本高,功能固定,難以跟上當(dāng)今快速變化的技術(shù)格局。相比之下,F(xiàn)
  • 關(guān)鍵字: FPGA  中端FPGA  萊迪思  

使用數(shù)字電源模塊為 FPGA 供電

  • 為 FPGA 提供負(fù)載點(diǎn) (POL) 電源的電壓輸入軌的激增使電源設(shè)計(jì)更具挑戰(zhàn)性。因此,封裝電源模塊在電信、云計(jì)算和工業(yè)設(shè)備中的使用越來(lái)越多,因?yàn)樗鼈冏鳛楠?dú)立的電源管理系統(tǒng)運(yùn)行。它們比分立式解決方案更易于使用,并且對(duì)于經(jīng)驗(yàn)豐富的和新手電源設(shè)計(jì)人員來(lái)說(shuō)都可以加快上市時(shí)間。模塊包括所有主要組件——PWM 控制器、FET、電感器和補(bǔ)償電路——只有創(chuàng)建整個(gè)電源所需的輸入電容器和輸出電容器。為 FPGA 提供負(fù)載點(diǎn) (POL) 電源的電壓輸入軌的激增使電源設(shè)計(jì)更具挑戰(zhàn)性。因此,封裝電源模塊在電信、云計(jì)算和工業(yè)設(shè)備中
  • 關(guān)鍵字: 數(shù)字電源,F(xiàn)PGA  

FPGA 和功率 MOSFET 缺貨現(xiàn)象下半年將持續(xù)

  • 2023 年,半導(dǎo)體和電子元件價(jià)格正在穩(wěn)定,但仍有部分產(chǎn)品短缺。
  • 關(guān)鍵字: FPGA  MOSFET  

英特爾推出Agilex 7 FPGA,搭載全新收發(fā)器打造業(yè)界領(lǐng)先的數(shù)據(jù)傳輸速度

  • 近日,英特爾發(fā)布了英特爾Agilex??7 FPGA F-Tile,并配備市場(chǎng)領(lǐng)先的現(xiàn)場(chǎng)可編程門陣列(FPGA)收發(fā)器1。在當(dāng)今以數(shù)據(jù)為中心的世界,該產(chǎn)品將幫助客戶在帶寬密集的領(lǐng)域應(yīng)對(duì)挑戰(zhàn),包括數(shù)據(jù)中心和高速網(wǎng)絡(luò)。英特爾Agilex 7 FPGA F-Tile為嵌入式、網(wǎng)絡(luò)和云計(jì)算客戶而設(shè)計(jì),是一個(gè)靈活的硬件解決方案,具有業(yè)界領(lǐng)先的收發(fā)器性能,提供高達(dá)116 Gbps和強(qiáng)化的400 GbE知識(shí)產(chǎn)權(quán)(IP)。英特爾公司副總裁兼可編程解決方案事業(yè)部總經(jīng)理Shannon Poulin表示:“英特爾Ag
  • 關(guān)鍵字: 英特爾  Agilex 7  FPGA  

萊迪思FPGA助力奧視威電子最新的演播室監(jiān)視器設(shè)計(jì)

  • 萊迪思半導(dǎo)體公司,低功耗可編程器件的領(lǐng)先供應(yīng)商,今日宣布奧視威電子科技股份有限公司(SWIT)選擇萊迪思FPGA為其最新的演播室監(jiān)視器提供互連、視頻和成像功能。SWIT演播室監(jiān)視器集成了萊迪思FPGA的低功耗、高性能和靈活的視頻互連功能,擁有超高亮HDR、陽(yáng)光直射可監(jiān)看、快速放大和平移、直方圖以及豐富的接口等特性,為演播監(jiān)控提供獨(dú)特優(yōu)勢(shì)。SWIT副總裁喻金華先生表示:“為我們的每款產(chǎn)品選擇最佳的元件對(duì)于保持我們的行業(yè)領(lǐng)先地位以及確保我們的客戶開發(fā)他們所需的功能集至關(guān)重要。我們很高興能與萊迪思合作,將他們的
  • 關(guān)鍵字: 萊迪思  FPGA  奧視威  演播室監(jiān)視器  

基于Zynq 7000系列單板的FPGA米爾農(nóng)業(yè)生產(chǎn)識(shí)別系統(tǒng)

  • 隨著農(nóng)業(yè)生產(chǎn)模式和視覺技術(shù)的發(fā)展,農(nóng)業(yè)采摘機(jī)器人的應(yīng)用已逐漸成為了智慧農(nóng)業(yè)的新趨勢(shì),通過(guò)機(jī)器視覺技術(shù)對(duì)農(nóng)作物進(jìn)行自動(dòng)檢測(cè)和識(shí)別已成為采摘機(jī)器人設(shè)計(jì)的關(guān)鍵技術(shù)之一,這決定了機(jī)器人的采摘效果和農(nóng)場(chǎng)的經(jīng)濟(jì)效率。目前市面上最常見的是基于單片機(jī)開發(fā)的自動(dòng)采摘機(jī)器人,但是隨著人工智能的快速發(fā)展,通過(guò)建立神經(jīng)網(wǎng)絡(luò)基于大量圖像數(shù)據(jù)訓(xùn)練的識(shí)別方法成為新一代智慧農(nóng)業(yè)發(fā)展必不可缺的硬性條件。智慧農(nóng)業(yè)作為農(nóng)業(yè)生產(chǎn)機(jī)器人升級(jí)芯片的選擇,F(xiàn)PGA實(shí)時(shí)高速采集功能,搭配ARM端高性能處理系統(tǒng)搭建機(jī)器人自動(dòng)識(shí)別采摘系統(tǒng)不為是最優(yōu)的選擇。
  • 關(guān)鍵字: FPGA  農(nóng)業(yè)生產(chǎn)識(shí)別  Zynq 7000  7Z010  7Z020  

半導(dǎo)體IP企芯原股份預(yù)計(jì)2022年凈利同比增長(zhǎng)455.31%

  • 2月23日,半導(dǎo)體IP企業(yè)芯原股份公布2022年年度業(yè)績(jī)快報(bào),報(bào)告期內(nèi),公司預(yù)計(jì)實(shí)現(xiàn)營(yíng)業(yè)收入26.79億元,同比增長(zhǎng)25.23%;預(yù)計(jì)實(shí)現(xiàn)歸屬于母公司所有者的凈利潤(rùn)7381.43萬(wàn)元,同比增長(zhǎng)455.31%。芯原股份表示,2022年度,在半導(dǎo)體產(chǎn)業(yè)周期的景氣度轉(zhuǎn)換、下行壓力增大的產(chǎn)業(yè)背景下,公司保持了營(yíng)業(yè)收入同比快速增長(zhǎng)趨勢(shì)。其中知識(shí)產(chǎn)權(quán)授權(quán)使用費(fèi)收入預(yù)計(jì)同比增長(zhǎng)28.79%、特許權(quán)使用費(fèi)收入預(yù)計(jì)同比增長(zhǎng)12.49%、芯片設(shè)計(jì)業(yè)務(wù)收入預(yù)計(jì)同比增長(zhǎng)4.46%、量產(chǎn)業(yè)務(wù)收入預(yù)計(jì)同比增長(zhǎng)36.41%。2022年
  • 關(guān)鍵字: IP  芯原股份  

Arteris推出下一代FlexNoC 5物理感知片上網(wǎng)絡(luò)IP

  • 亮點(diǎn): ●? ?第五代片上網(wǎng)絡(luò)互連硅IP技術(shù)●? ?與手動(dòng)物理迭代相比,物理收斂速度快5倍●? ?使客戶能夠在時(shí)間進(jìn)度和預(yù)算限制內(nèi)實(shí)現(xiàn)PPA目標(biāo)致力于加速片上系統(tǒng)(SoC)創(chuàng)建的領(lǐng)先系統(tǒng) IP 提供商Arteris,?Inc.(納斯達(dá)克股票代碼:AIP)今天宣布,推出 Arteris FlexNoC 5 物理感知片上網(wǎng)絡(luò)(NoC)互連 IP。FlexNoC 5 使 SoC 架構(gòu)團(tuán)隊(duì)、邏輯設(shè)計(jì)人員和集成商能夠整合跨功耗、性能和面積(PPA
  • 關(guān)鍵字: Arteris  FlexNoC 5  物理感知片上網(wǎng)絡(luò)  IP  

捷聯(lián)慣性導(dǎo)航計(jì)算機(jī)系統(tǒng)架構(gòu)發(fā)展綜述

  • 為了滿足捷聯(lián)導(dǎo)航計(jì)算機(jī)高精度、低成本、低功耗和小型化的要求,本文針對(duì)捷聯(lián)導(dǎo)航計(jì)算機(jī)進(jìn)行研究。首先介紹慣性導(dǎo)航的基本概念,引出捷聯(lián)慣性導(dǎo)航計(jì)算機(jī)這一概念。然后簡(jiǎn)單分析了導(dǎo)航計(jì)算機(jī)的基本工作任務(wù)。再?gòu)挠布軜?gòu)上分類列舉了五類不同的硬件實(shí)現(xiàn)方式,并分析它們的優(yōu)勢(shì)和不足。最后對(duì)未來(lái)捷聯(lián)導(dǎo)航計(jì)算機(jī)的發(fā)展進(jìn)行了進(jìn)一步展望。
  • 關(guān)鍵字: 202302  捷聯(lián)慣性導(dǎo)航  導(dǎo)航計(jì)算機(jī)  DSP  FPGA  
共7129條 20/476 |‹ « 18 19 20 21 22 23 24 25 26 27 » ›|

fpga ip介紹

您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473