fpga ip 文章 最新資訊
Altera與Cavium合作,為網(wǎng)絡(luò)應(yīng)用提供經(jīng)過預(yù)驗證的數(shù)據(jù)包分類解決方案

- Altera公司(NASDAQ: ALTR)近日宣布,其Interlaken旁視知識產(chǎn)權(quán)(IP)內(nèi)核通過了測試,與Cavium的NEURON Search?處理器兼容。 這一可立即部署實施、經(jīng)過預(yù)先驗證的解決方案為網(wǎng)絡(luò)OEM提供了低延時、高性能數(shù)據(jù)包接口,適用于包括路由器、交換機(jī)、防火墻以及安全存儲在內(nèi)的多種網(wǎng)絡(luò)應(yīng)用。Interlaken旁視IP內(nèi)核目前以Altera系列同類最佳IP內(nèi)核組成的形式提供,經(jīng)過優(yōu)化,集成在Altera Arria? 10和Stratix? V FPGA中,具有性能優(yōu)異、
- 關(guān)鍵字: Altera IP Cavium
基于FPGA/CPLD的VHDL語言電路設(shè)計優(yōu)化方法
- VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來的。它是一種面向設(shè)計、多層次的硬件描述語言,是集行為描述、RTL描述、門級描述功能為一體的語言,并已成為描述、驗證和設(shè)計數(shù)字系統(tǒng)中最重要的標(biāo)準(zhǔn)語言之一。由于VHDL在語法和風(fēng)格上類似于高級編程語言,可讀性好,描述能力強(qiáng),設(shè)計方法靈活,可移植性強(qiáng),因此它已成為廣大EDA工程師的首選。目前,
- 關(guān)鍵字: FPGA CPLD VHDL
Synopsys發(fā)起的“IP Accelerated”計劃重新定義了IP供應(yīng)商范式
- 為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司(Synopsys, Inc.,納斯達(dá)克股票市場代碼:SNPS)日前宣布:推出其名為“IP Accelerated”的IP加速計劃,以幫助設(shè)計師顯著地減少在其系統(tǒng)級芯片(SoC)中集成IP所需的時間和工作量。該計劃擴(kuò)展了Synopsys已有的、多樣化的、已流片驗證過的DesignWare? IP產(chǎn)品組合,增加了全新的IP Prototyping Kits原型設(shè)計套件、IP Virtual Development K
- 關(guān)鍵字: Synopsys IP SoC
一種基于ARM的嵌入式TCP/IP協(xié)議的簡化方案

- 摘要:介紹嵌入式TCP/IP協(xié)議在低速處理器中的一種簡化實現(xiàn)方案,并成功應(yīng)用于某分布式監(jiān)控系統(tǒng)中。 關(guān)鍵詞:TCP/IP協(xié)議 嵌入式 ARM 在網(wǎng)絡(luò)應(yīng)用日益普遍的今天,越來越多的嵌入式設(shè)備實現(xiàn)Internet網(wǎng)絡(luò)化。TCP/IP協(xié)議是一種目前被廣泛采用的網(wǎng)絡(luò)協(xié)議。嵌入式Internet的技術(shù)核心是在嵌入式系統(tǒng)中部分或完整地實現(xiàn)TCP/IP協(xié)議。由于TCP/IP協(xié)議比較復(fù)雜,而目前嵌入式系統(tǒng)中大量應(yīng)用低速處理器,受內(nèi)存和速度限制,有必要將TCP/IP協(xié)議簡化。 圖1 協(xié)議處理 1 TCP/I
- 關(guān)鍵字: ARM 嵌入式 TCP/IP
STM32再學(xué)習(xí)之工程師眼中的SPI

- 前些天,有位網(wǎng)友談到通過FPGA來實現(xiàn)SPI通訊。通過帖子的回復(fù)發(fā)現(xiàn)好多網(wǎng)友對SPI通訊還有些疑惑,于是今天就帶著大家從SPI的標(biāo)準(zhǔn)協(xié)議,SPI在STM32單片機(jī)上的配置及在74HC595邏輯芯片通訊的實例來全方面認(rèn)識一下這個既復(fù)雜又簡單的通訊協(xié)議?! PI 是Serial Peripheral Interface的縮寫,直譯為串行外圍設(shè)備接口,SPI是Motorola公司推出的一種同步串行通訊方式,是一種四線同步總線,因其硬件功能很強(qiáng),與SPI有關(guān)的軟件就相當(dāng)簡單,使MCU有更多的時間處理其他事務(wù)
- 關(guān)鍵字: FPGA SPI MCU
Altera可編程邏輯成為軟件定義數(shù)據(jù)中心的關(guān)鍵DNA

- Altera公司(NASDAQ: ALTR)今天宣布,其FPGA成為軟件定義數(shù)據(jù)中心(SSDC)開發(fā)的核心組成,Altera與微軟研究院以及必應(yīng)合作,加速網(wǎng)絡(luò)搜索引擎部分的開發(fā)。Altera的現(xiàn)場可編程邏輯陣列(FPGA)加速了大量數(shù)據(jù)在服務(wù)器上的處理過程,幫助解決大數(shù)據(jù)難題,滿足了巨大的分布式工作負(fù)載需求。 微軟在名為《一種加速大規(guī)模數(shù)據(jù)中心服務(wù)的重新配置架構(gòu)》的研究論文中共享了關(guān)鍵開發(fā)內(nèi)容,在明尼阿波利斯舉行的41屆計算機(jī)體系結(jié)構(gòu)國際大會 (ISCA)上宣讀此篇論文。這篇論文詳細(xì)介紹了怎樣應(yīng)
- 關(guān)鍵字: Altera FPGA 可編程邏輯
硅谷采風(fēng)

- 4月初,筆者作為亞歐記者團(tuán)的成員,訪問了美國硅谷,以下是部分公司的趨勢。 Lattice CEO: 新型FPGA是高增長的主要驅(qū)動力 定位于低成本、低功耗和小尺寸FPGA領(lǐng)導(dǎo)者的Lattice,2013財年營收達(dá)3.3億美元,比2012年上升19%,其中以智能手機(jī)為代表的消費類產(chǎn)品線成長了180%,增速驚人??偛眉鍯EO Darin Billerbeck說,公司主要驅(qū)動力是在新產(chǎn)品上,2013財年新產(chǎn)品占了該公司營收的45 %,而主流產(chǎn)品約44%,成熟產(chǎn)品只有10%左右。 Latti
- 關(guān)鍵字: FPGA IC GEO 201406
廠商聯(lián)合應(yīng)對日益復(fù)雜的SDR設(shè)計

- 繼去年“2013年ADI設(shè)計峰會”第一次共同舉行新聞發(fā)布會以后,這是ADI公司與Xilinx第二次坐在一起面對媒體,此次共同發(fā)布的內(nèi)容是面向電子設(shè)計工程師推介高效的系統(tǒng)級SDR(軟件定義無線電)解決方案。 說實話,大家可能更關(guān)心這兩家巨頭公司為何會頻頻攜手合作呢? 應(yīng)對SDR設(shè)計工程師面臨全新設(shè)計挑戰(zhàn) 從快速發(fā)展的通訊市場來看,電子設(shè)備開發(fā)工程師面臨著日益嚴(yán)峻的挑戰(zhàn)。 首先是市場挑戰(zhàn)。第一個是產(chǎn)品上市時間的壓力,誰首先占領(lǐng)這個市場,誰就占領(lǐng)了先機(jī);第二個
- 關(guān)鍵字: ADI Xilinx FPGA 201406
物聯(lián)網(wǎng)時代本土芯片企業(yè)如何定位?

- 自從2000年18號文件”頒布以來,中國已經(jīng)擁有過超600余家的本土芯片設(shè)計企業(yè),就在大家還在為“CPU,F(xiàn)PGA,DSP,Memory”這四大通用半導(dǎo)體器件而努力時,忽然來到了“物聯(lián)網(wǎng)時代”,面對“低功耗、高性能、小型化、低成本”這4個并存的嚴(yán)苛條件,中國本土芯片企業(yè)該如何定位才能保證生存并發(fā)展,成了一個非?,F(xiàn)實的課題。特別是當(dāng)客戶需求開始向系統(tǒng)級方向發(fā)展時,中國本土芯片產(chǎn)品如何形成可以滿足需求的系統(tǒng)解決方案,這是一個大大的挑戰(zhàn)。
- 關(guān)鍵字: 物聯(lián)網(wǎng) MCU FPGA 201406
2013年全球前十大半導(dǎo)體IP供應(yīng)商排行榜

- 根據(jù)市場研究機(jī)構(gòu) Gartner 的最新統(tǒng)計數(shù)據(jù),Cadence Design Systems在 2013年躋身全球前四大半導(dǎo)體 IP供應(yīng)商,主因是該公司在IP業(yè)務(wù)策略上改弦更張,并收購了Tensilica 與 Cosmic Circuits等公司;Cadence在2012年的Gartner的半導(dǎo)體IP供應(yīng)商排行榜上還擠不進(jìn)前十名。 根據(jù) Gartner 的統(tǒng)計,全球半導(dǎo)體IP市場在2013年成長了11.5%,市場規(guī)模24.5億美元;其中處理器核心供應(yīng)商 ARM 為市占率43.2%的龍頭,排
- 關(guān)鍵字: Gartner IP 半導(dǎo)體 201406
基于FPGA的多路相干DDS信號源設(shè)計

- 摘要:傳統(tǒng)的多路同步信號源常采用單片機(jī)搭載多片專用DDS芯片配合實現(xiàn)。該技術(shù)實現(xiàn)復(fù)雜,且在要求各路同步相干可控時難以實現(xiàn)。本文在介紹了DDS原理的基礎(chǔ)上,給出了用Verilog_HDL語言實現(xiàn)相干多路DDS的工作原理、設(shè)計思路、電路結(jié)構(gòu)。利用Modelsim仿真驗證了該設(shè)計的正確性,本設(shè)計具有調(diào)相方便,相位連續(xù),頻率穩(wěn)定度高等優(yōu)點。 關(guān)鍵詞:DDS;現(xiàn)場可編程門陣列(FPGA);相位累加器;Verilog_HDL 實現(xiàn)信號源的多路同步輸出且各路間擁有固定的相位關(guān)系,在雷達(dá)、通信等多領(lǐng)域有著重要的應(yīng)用。
- 關(guān)鍵字: FPGA DDS
一種基于FPGA的數(shù)字核脈沖分析器設(shè)計

- 0 引言 多道脈沖幅度分析儀和射線能譜儀是核監(jiān)測與和技術(shù)應(yīng)用中常用的儀器。20世紀(jì)90年代國外就已經(jīng)推出了基于高速核脈沖波形采樣和數(shù)字濾波成型技術(shù)的新型多道能譜儀,使數(shù)字化成為脈沖能譜儀發(fā)展的重要方向。國內(nèi)譜儀技術(shù)多年來一直停留在模擬技術(shù)水平上,數(shù)字化能譜測量技術(shù)仍處于方法研究階段。為了滿足不斷增長的高性能能譜儀需求,迫切需要研制一種數(shù)字化γ能譜儀。通過核脈沖分析儀顯示在顯示器上的核能譜幫助人們了解核物質(zhì)的放射性的程度。 1 數(shù)字多道分析儀的優(yōu)勢 國內(nèi)很大一部分學(xué)者采用核譜儀模擬電路的方
- 關(guān)鍵字: FPGA AD9649
賽普拉斯與IDEX達(dá)成戰(zhàn)略合作伙伴關(guān)系 開發(fā)先進(jìn)指紋識別解決方案
- 賽普拉斯半導(dǎo)體公司日前宣布,與IDEX ASA建立新型戰(zhàn)略合作伙伴關(guān)系,開發(fā)指紋識別解決方案。根據(jù)雙方的協(xié)議,賽普拉斯將在為客戶提供其業(yè)界領(lǐng)先的TrueTouch? 觸摸屏控制器、CapSense?觸摸感應(yīng)控制器和 trackpad解決方案的同時,提供基于IDEX屢獲殊榮的指紋成像和識別技術(shù)的指紋識別方案。這一組合將使智能手機(jī)、平板電腦、可穿戴設(shè)備、身份證和一系列物聯(lián)網(wǎng)應(yīng)用中用戶界面和個人安全系統(tǒng)的設(shè)計過程更加方便流暢?! τ跀y帶個人用戶重要信息的聯(lián)網(wǎng)設(shè)備而言,安全性至關(guān)重要。IDEX已開發(fā)出獨一無
- 關(guān)鍵字: 賽普拉斯 IDEX IP
fpga ip介紹
您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
