首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp-fta410

dsp-fta410 文章 最新資訊

基于USB接口和DSP的飛機(jī)防滑剎車測試系統(tǒng)設(shè)計(jì)

  • 提出了以DSP為控制核心,采用USB通信設(shè)計(jì)的飛機(jī)防滑剎車測試系統(tǒng)。分析了飛機(jī)防滑剎車測試系統(tǒng)的組成,并介紹了測試系統(tǒng)主要硬件電路設(shè)計(jì)和系統(tǒng)上下位機(jī)軟件設(shè)計(jì)。
  • 關(guān)鍵字: 剎車  測試系統(tǒng)  設(shè)計(jì)  防滑  飛機(jī)  USB  接口  DSP  基于  

異步DSP核心設(shè)計(jì):更低功耗,更高性能

  • 目前,處理器性能的主要衡量指標(biāo)是時鐘頻率。絕大多數(shù)的集成電路 (IC) 設(shè)計(jì)都基于同步架構(gòu),而同步架構(gòu)都采用全球一致的時鐘。這種架構(gòu)非常普及,許多人認(rèn)為它也是數(shù)字電路設(shè)計(jì)的唯一途徑。然而,有一種截然不同的設(shè)計(jì)技術(shù)即將走上前臺:異步設(shè)計(jì)。
    這一新技術(shù)的主要推動力來自硅技術(shù)的發(fā)展?fàn)顩r。隨著硅產(chǎn)品的結(jié)構(gòu)縮小到 90 納米以內(nèi),降低功耗就已成為首要事務(wù)。異步設(shè)計(jì)具有功耗低、電路更可靠等優(yōu)點(diǎn),被看作是滿足這一需要的途徑。

    異步技術(shù)由于諸多原因曾經(jīng)備受冷落,其中最重要的是缺乏標(biāo)準(zhǔn)化的
  • 關(guān)鍵字: 功耗  高性能  設(shè)計(jì)  核心  DSP  異步  

基于DSP和模糊控制的尋線行走機(jī)器人設(shè)計(jì)與實(shí)現(xiàn)

  •   在最近的機(jī)器人比賽和電子設(shè)計(jì)競賽中,較多參賽題目要求機(jī)器人沿場地內(nèi)白色或黑色指引線行進(jìn)。一些研究人員提出了基于尋線的機(jī)器人設(shè)計(jì)策略,主要是關(guān)注指引線的檢測,但對于機(jī)器人的整體設(shè)計(jì)未做說明。本文在總結(jié)此類賽事的基礎(chǔ)上,提出了一種將DSP(Digital Signal Processor)和CPLD(Complex Programmable Logic Device)作為核心處理器,采用模糊控制策略處理來自檢測指引線傳感器信號的機(jī)器人行走機(jī)構(gòu)的通用性設(shè)計(jì)方法。   1 車體機(jī)械設(shè)計(jì)   由于機(jī)器人比賽
  • 關(guān)鍵字: DSP  模糊控制  機(jī)器人  傳感器  單片機(jī)  

FPGA+DSP實(shí)時三維圖像信息處理系統(tǒng)

  •   三維圖像信息處理一直是圖像視頻處理領(lǐng)域的熱點(diǎn)和難點(diǎn),目前國內(nèi)外成熟的三維信息處理系統(tǒng)不多,已有的系統(tǒng)主要依賴高性能通用PC完成圖像采集、預(yù)處理、重建、構(gòu)型等囊括底層和高層的處理工作。三維圖像處理數(shù)據(jù)量特別大、運(yùn)算復(fù)雜,單純依靠通用PC很難達(dá)到實(shí)時性要求,不能滿足現(xiàn)行高速三維圖像處理應(yīng)用。   本系統(tǒng)中,采用FPGA實(shí)現(xiàn)底層的信號預(yù)處理算法,其處理數(shù)據(jù)量很大,處理速度高,但算法結(jié)構(gòu)相對比較簡單,可同時兼顧速度和靈活性。高層處理算法數(shù)據(jù)量較少、算法結(jié)構(gòu)復(fù)雜,可采用運(yùn)算速度快、尋址方式靈活、通信機(jī)制強(qiáng)大的
  • 關(guān)鍵字: FPGA  DSP  三維圖像信息處理  EVIP  PCI  

EDGE手機(jī)基帶處理設(shè)計(jì)的幾種實(shí)現(xiàn)方法評估

基于DSP Builder的14階FIR濾波器的設(shè)計(jì)

  • 數(shù)字濾波器在數(shù)字信號處理的各種應(yīng)用中發(fā)揮著十分重要的作用,他是通過對采樣數(shù)據(jù)信號進(jìn)行數(shù)學(xué)運(yùn)算處理來達(dá)到頻域?yàn)V波的目的。數(shù)字濾波器既可以是有限長單脈沖響應(yīng)(FIR)濾波器也可以是無限長單脈沖響應(yīng)(IIR)濾波器。在維納濾波器理論發(fā)明的早期,人們使用IIR濾波器,但現(xiàn)在更多是使用FIR濾波器。本文按照Matlab/Simulink/DSP Builder/QuartusⅡ流程,設(shè)計(jì)一個FIR濾波器。Altera DSP Builder是連接Simulink和QuartusⅡ開發(fā)軟件的DSP開發(fā)工具。在DSP
  • 關(guān)鍵字: 濾波器  設(shè)計(jì)  FIR  Builder  DSP  基于  

異步 DSP 核心設(shè)計(jì): 更低功耗,更高性能

  • 這一新技術(shù)的主要推動力來自硅技術(shù)的發(fā)展?fàn)顩r。隨著硅產(chǎn)品的結(jié)構(gòu)縮小到 90 納米以內(nèi),降低功耗就已成為首要事務(wù)。異步設(shè)計(jì)具有功耗低、電路更可靠等優(yōu)點(diǎn),被看作是滿足這一需要的途徑。
  • 關(guān)鍵字: 功耗  高性能  設(shè)計(jì)  核心  DSP  異步  

用8位微處理器實(shí)現(xiàn)數(shù)字低通濾波器設(shè)計(jì)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: 8位微處理器  DSP  數(shù)字  低通濾波器  

什么是DSP及DSP技術(shù)詳解

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: 數(shù)字信號處理  DSP  

基于DSP多處理器實(shí)時開發(fā)環(huán)境的設(shè)計(jì)

DSP應(yīng)用系統(tǒng)中的硬件接口電路設(shè)計(jì)

  • 介紹了DSP應(yīng)用系統(tǒng)的硬件接口電路:包括電平變換電路、仿真器JTAG接口電路、以及可擴(kuò)展的硬件接口(如A/D、D/A、SRAM)等的設(shè)計(jì)方法,并給出了接口電路在設(shè)計(jì)時須注意的幾個問題。
  • 關(guān)鍵字: DSP  應(yīng)用系統(tǒng)  電路設(shè)計(jì)  硬件接口    

一種基于DSP平臺的快速H.264編碼算法的設(shè)計(jì)

  •   視頻壓縮編碼標(biāo)準(zhǔn)H.264/AVC是由ISO/IEC和ITU-T組成的聯(lián)合視頻專家組(JVT)制定的,他引進(jìn)了一系列先進(jìn)的視頻編碼技術(shù),如4×4整數(shù)變換、空域內(nèi)的幀內(nèi)預(yù)測,多參考幀與多種大小塊的幀間預(yù)測技術(shù)等,標(biāo)準(zhǔn)一經(jīng)推出,就以其高效的壓縮性能和友好的網(wǎng)絡(luò)特性受到業(yè)界的廣泛推崇。特別是在2004年7月JVT組織做了重要的保真度范圍擴(kuò)展的補(bǔ)充后,更加擴(kuò)大了標(biāo)準(zhǔn)的應(yīng)用范圍,但同時巨大的運(yùn)算量卻成為其廣泛應(yīng)用的瓶頸??紤]到H.264協(xié)議實(shí)現(xiàn)的復(fù)雜度,本文的思路是:一方面提高硬件處理速度和能力,采
  • 關(guān)鍵字: DSP  編碼算法  視頻壓縮編碼  編碼器  ARM  CPU  

合眾達(dá)推出達(dá)芬奇音視頻應(yīng)用解決方案

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  合眾達(dá)  

在采用FPGA設(shè)計(jì)DSP系統(tǒng)中仿真的重要性

  • 仿真是所有系統(tǒng)成功開發(fā)的基礎(chǔ)。通過在不同條件、參數(shù)值和輸入情況下對系統(tǒng)進(jìn)行高級行為仿真,工程師可以迅速找到、分離并糾正系統(tǒng)的設(shè)計(jì)問題。因?yàn)樵谶@一階段,比較容易區(qū)分設(shè)計(jì)問題和編程問題。通過在系統(tǒng)級工作,設(shè)計(jì)人員可以確定這一階段的問題是來自設(shè)計(jì)缺陷,而不是編程問題。此外,在信號處理系統(tǒng)設(shè)計(jì)中使用基于模型的方法大大縮短了“錯誤診斷延遲”時間――從設(shè)計(jì)中出現(xiàn)錯誤到發(fā)現(xiàn)錯誤并分離錯誤的時間。
  • 關(guān)鍵字: 真的  重要性  系統(tǒng)  DSP  FPGA  設(shè)計(jì)  采用  

32位DSP兩級cache的結(jié)構(gòu)設(shè)計(jì)

  • 采用自頂向下的流程設(shè)計(jì)了一款32位DSP的cache。該cache采用兩級結(jié)構(gòu),第一級采用哈佛結(jié)構(gòu),第二級采用普林斯頓結(jié)構(gòu)。本文詳細(xì)論述了該cache的結(jié)構(gòu)設(shè)計(jì)及采用的算法。
  • 關(guān)鍵字: 結(jié)構(gòu)設(shè)計(jì)  cache  兩級  DSP  32位  
共3923條 201/262 |‹ « 199 200 201 202 203 204 205 206 207 208 » ›|

dsp-fta410介紹

您好,目前還沒有人創(chuàng)建詞條dsp-fta410!
歡迎您創(chuàng)建該詞條,闡述對dsp-fta410的理解,并與今后在此搜索dsp-fta410的朋友們分享。    創(chuàng)建詞條

熱門主題

DSP-FTA410    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473