首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

高性能定點(diǎn)DSP位處理單元(BMU)設(shè)計

  •   1 功能概述   位處理單元(Bit Manipulation unit,BMU)總體結(jié)構(gòu)如圖1所示。可以看出,BMU主要由取指電路、移位數(shù)據(jù)處理電路、移位選擇處理電路、桶形移位電路和輸出電路等幾部分組成。BMU的輸入數(shù)據(jù)是36位的BMUi,經(jīng)過處理后輸出36位的數(shù)據(jù)BMUo作為DSP的一次運(yùn)算結(jié)果。      本文設(shè)計的BMU是36位的,主要功能包括邏輯/算術(shù)移位、取指、歸一化等,以下是對控制信號及相關(guān)功能較為詳細(xì)的描述。   邏輯/算術(shù)左移 相應(yīng)的控制信號是in arithshf
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  位處理單元  BMU  DSP  MCU和嵌入式微處理器  

基于FPGA的高速FIR數(shù)字濾波器的設(shè)計

  •   1 引 言   目前FIR濾波器的實現(xiàn)方法主要有3種:利用單片通用數(shù)字濾波器集成電路、DSP器件和可編程邏輯器件實現(xiàn)。單片通用數(shù)字濾波器使用方便,但由于字長和階數(shù)的規(guī)格較少,不能完全滿足實際需要。使用DSP器件實現(xiàn)雖然簡單,但由于程序順序執(zhí)行,執(zhí)行速度必然不快。   FPGA有著規(guī)整的內(nèi)部邏輯陣列和豐富的連線資源,特別適合于數(shù)字信號處理任務(wù),相對于串行運(yùn)算為主導(dǎo)的通用DSP芯片來說,其并行性和可擴(kuò)展性更好。但長期以來,F(xiàn)PGA一直被用于系統(tǒng)邏輯或時序控制上,很少有信號處理方面的應(yīng)用,其原因主要是因
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FIR  濾波器  FPGA  MCU和嵌入式微處理器  

LabVIEW、多核技術(shù)及FPGA技術(shù)如何改變儀器技術(shù)及自動測試

  •   問題:在最近這幾年里,儀器技術(shù)和自動化測試領(lǐng)域發(fā)生了什么樣的變化?   Starkloff回答:我們現(xiàn)在正將處于軟件定義的世界里。我們每天使用的設(shè)備如智能手機(jī),機(jī)頂盒,甚至汽車,這些都是建立在嵌入式軟件系統(tǒng)發(fā)展的基礎(chǔ)之上。對于測試工程師們來說,在開發(fā)時間和預(yù)算減少的情況下對這些復(fù)雜的設(shè)備進(jìn)行測試給他們帶來了挑戰(zhàn)。現(xiàn)在,測試管理人員和工程師們利用模塊化儀器,軟件定義體系來應(yīng)對這些挑戰(zhàn)和趨勢。   用戶定義儀器或測試系統(tǒng)的概念已經(jīng)不新了。實際上,用戶定義儀器已經(jīng)以虛擬儀器的形式存在了20多年的時間。推
  • 關(guān)鍵字: 測試  測量  LabVIEW  FPGA  自動測試  

光電鼠標(biāo)技術(shù)在汽車上的應(yīng)用

  •   光電鼠標(biāo)的原理   光電鼠標(biāo)集現(xiàn)代高分辨率成像技術(shù)和數(shù)字圖像處理技術(shù)于一體,是鼠標(biāo)技術(shù)的重大發(fā)明,以其獨(dú)特的技術(shù)和價格優(yōu)勢迅速成為計算機(jī)的標(biāo)準(zhǔn)配置。   光電鼠標(biāo)是由成像系統(tǒng)IAS、信號處理系統(tǒng)DSP、接口系統(tǒng)SPI三大系統(tǒng)組成。其中IAS系統(tǒng)由光源、光學(xué)透鏡和光感應(yīng)器件CMOS三部分組成。鼠標(biāo)工作時通過內(nèi)部的光源(一個發(fā)光二極管),照亮鼠標(biāo)底部,底部表面反射一部分光線經(jīng)光學(xué)透鏡傳到CMOS感光芯片上,CMOS感光芯片是由數(shù)百個光電器件組成的矩陣,映像就在CMOS上轉(zhuǎn)換為矩陣電信號,傳輸?shù)叫盘柼幚?/li>
  • 關(guān)鍵字: 汽車電子  光電鼠標(biāo)  信號處理系統(tǒng)  DSP  

采用FPGA的低功耗系統(tǒng)設(shè)計

  •   結(jié)合采用低功耗元件和低功耗設(shè)計技術(shù)在目前比以往任何時候都更有價值。隨著元件集成更多功能,并越來越小型化,對低功耗的要求持續(xù)增長。當(dāng)把可編程邏輯器件用于低功耗應(yīng)用時,限制設(shè)計的低功耗非常重要。本文將討論減小動態(tài)和靜態(tài)功耗的各種方法,并且給出一些例子說明如何使功耗最小化。   功耗的三個主要來源是啟動、待機(jī)和動態(tài)功耗。器件上電時產(chǎn)生的相關(guān)電流即是啟動電流;待機(jī)功耗又稱作靜態(tài)功耗,是電源開啟但I(xiàn)/O上沒有開關(guān)活動時器件的功耗;動態(tài)功耗是指器件正常工作時的功耗。   啟動電流因器件而異。例如,基于SRAM
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  低功耗  I/O  

千兆高端防火墻的技術(shù)發(fā)展趨勢

  •     防火墻的未來是向著高性能,強(qiáng)大的QoS保證能力和深度防御三個方向發(fā)展。政府,金融電力等關(guān)鍵行業(yè)的數(shù)據(jù)中心、大型電信運(yùn)營商的網(wǎng)絡(luò)流量巨大,業(yè)務(wù)復(fù)雜。多業(yè)務(wù)下的流量劇增不僅對帶寬提出了很高的要求,而且對防火墻多業(yè)務(wù)支持的功能和性能方面也提出了很高的要求。    因此,典型的千兆高端防火墻的技術(shù)特征是具有4G到10G線速處理和能力;在承受海量業(yè)務(wù)流突發(fā)的情況下保證流媒體,視頻,語音等時延敏感應(yīng)用的穩(wěn)定運(yùn)行的能力。高端用戶往往采用高性能服務(wù)器對外提供特定的
  • 關(guān)鍵字: 防火墻  技術(shù)  發(fā)展  趨勢  FPGA  SoC  ASIC  

基于FPGA的串行Flash擴(kuò)展實現(xiàn)

  •   1 引言   FPGA憑借其方便靈活、可重復(fù)編程等優(yōu)點(diǎn)而日益被廣泛應(yīng)用;閃速存儲器(Flash Memory)以其集成度高、成本低、使用方便等優(yōu)點(diǎn),在眾多領(lǐng)域中也獲得了廣泛應(yīng)用。在現(xiàn)代數(shù)字電路設(shè)計中。經(jīng)常需要保存大量數(shù)據(jù),而Flash存儲速度快、體積小、功耗低且價格低廉,可在線電擦寫,信息在掉電后不會丟失,因此成為設(shè)計人員的首選。   2 M25P80的介紹   Flash是一種具有電可擦除的可編程ROM,可以分為兩大類:并行Flash和串行Flash。并行Flash存儲量大,速度快;而串行Fl
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  Flash  存儲器  MCU和嵌入式微處理器  

WTB網(wǎng)絡(luò)HDLC在FPGA中的實現(xiàn)

  •   1 引言   TCN(Train Communication Network)總體結(jié)構(gòu)是由WTB(絞線式列車總線)和MVB(多功能車輛總線)組成,符合IEC61375-1標(biāo)準(zhǔn)。本文主要圍繞WTB鏈路控制的幀格式進(jìn)行研究。鑒于IEC61375-1標(biāo)準(zhǔn)中規(guī)定的WTB幀數(shù)據(jù)格式與IS03309中定義的HDLC(High Level Data Link Control)格式一致,基帶Manchester-Biphase-L技術(shù)編解碼器現(xiàn)則圍繞HDLC展開。   隨著深亞微米工藝技術(shù)的發(fā)展,F(xiàn)PGA(Fie
  • 關(guān)鍵字: 通訊  無線  網(wǎng)絡(luò)  TCN  WTB  FPGA  MCU和嵌入式微處理器  

Synplicity加入Xilinx ESL的設(shè)計生態(tài)系統(tǒng)

  •   Synplicity® 公司日前宣布憑借其 Synplify® DSP 軟件加入了 Xilinx® ESL 計劃。Xilinx ESL 設(shè)計生態(tài)系統(tǒng)新增了 Synplify DSP 軟件,充分反映了 Xilinx 作為全球可編程解決方案領(lǐng)先供應(yīng)商在推進(jìn)技術(shù)創(chuàng)新與解決方案發(fā)展方面所作的努力,旨在不斷改進(jìn)高級電子系統(tǒng)級 (ESL) 設(shè)計技術(shù)。Gary Smith EDA 的市場研究員 Gary Smith 認(rèn)為,ESL 設(shè)計是 EDA 市場中發(fā)展最快的領(lǐng)域之一,預(yù)計今后五年的復(fù)合年
  • 關(guān)鍵字: 消費(fèi)電子  Synplicity  Xilinx  ESL  DSP  消費(fèi)電子  

FPGA在語音存儲與回放系統(tǒng)中的應(yīng)用

  •   1 引言   隨著數(shù)字信號處理器、超大規(guī)模集成電路的高速發(fā)展,語音記錄技術(shù)已從模擬錄音階段過渡到數(shù)字錄音階段。在數(shù)字化錄音技術(shù)中,壓縮后的語音數(shù)據(jù)有些存儲在硬盤中,有些存儲在帶有掉電保護(hù)功能的RAM或FLASH存儲器中。筆者介紹的語音存儲與回放系統(tǒng),未使用專用的語音處理芯片,不需要擴(kuò)展接口電路,只利用FPGA作為核心控制器,就能完成語音信號的數(shù)字化處理,即實現(xiàn)語音的存儲與回放。   2 系統(tǒng)總體結(jié)構(gòu)   數(shù)字化語音存儲與回放系統(tǒng)的基本工作原理是將模擬語音信號通過模數(shù)轉(zhuǎn)換器(A/D)轉(zhuǎn)換成數(shù)字信號
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  數(shù)字信號處理器  FPGA  語音存儲  MCU和嵌入式微處理器  

基于DSP的嵌入式TCP/IP協(xié)議的研究和實現(xiàn)

  • 本文結(jié)合電力自動化系統(tǒng)實際詳細(xì)分析了嵌入式TCP/IP協(xié)議的選取原則,采用DSP芯片和網(wǎng)卡接口控制芯片設(shè)計了以太網(wǎng)接口
  • 關(guān)鍵字: 研究  實現(xiàn)  協(xié)議  TCP/IP  DSP  嵌入式  基于  

DSP是什么

  • Digital Signal Processing 數(shù)字信號處理      作為一個案例研究,我們來考慮數(shù)字領(lǐng)域里最通常的功能:濾波。簡單地說,濾波就是對信號進(jìn)行處理,以改善其特性。例如,濾波可以從信號里清除噪聲或靜電干擾,從而改善其信噪比。為什么要用微處理器,而不是模擬器件來對信號做濾波呢?我們來看看其優(yōu)越性:  模擬濾波器(或者更一般地說,模擬電路)的性能要取決于溫度等環(huán)境因素。而數(shù)字濾波器則基本上不受環(huán)境的影響。  數(shù)字
  • 關(guān)鍵字: DSP  嵌入式系統(tǒng)  基礎(chǔ)知識  嵌入式  

基于DSP Builder的VGA接口設(shè)計

  • 引言    隨著電子技術(shù)的發(fā)展,VGA(視頻圖形陣列)接口出現(xiàn)在很多嵌入式平臺上,用于圖像信息的實時顯示等。在某些情況下,設(shè)計者希望通過普通的顯示器或投影儀觀測FPGA內(nèi)部的一些矢量信號,即把帶VGA接口的顯示器當(dāng)作示波器使用等,這就需要對數(shù)據(jù)進(jìn)行處理,使之能夠在顯示器上實時顯示。   本文基于DSP Builder的VGA接口設(shè)計方法,對VGA接口時序和系統(tǒng)設(shè)計需求進(jìn)行了介紹,并在硬件平臺下實現(xiàn)一維與二維信號的顯示。   VGA接口標(biāo)準(zhǔn)   VGA顯像原理   顯示器通過光柵掃描的方
  • 關(guān)鍵字: DSP  Builder  VGA  接口  嵌入式系統(tǒng)  嵌入式  

TI 推出運(yùn)營商級基礎(chǔ)局端處理器

  •   日前,德州儀器 (TI) 宣布推出最新基于 DSP 的運(yùn)營商級基礎(chǔ)局端處理器TMS320TNETV3020。 此款TI 最新的基礎(chǔ)局端平臺,具備出色的語音與視頻處理功能,為提供基于固網(wǎng)與移動網(wǎng)的融合多媒體服務(wù)奠定了基礎(chǔ)。   Semico 研究公司的首席技術(shù)官 Tony Massimini 表示:“隨著行業(yè)逐漸向全 IP 網(wǎng)絡(luò)過渡,必須大幅改進(jìn)現(xiàn)有基礎(chǔ)局端,才能適應(yīng)高性能網(wǎng)絡(luò)的新要求,例如嵌入式質(zhì)量管理與視頻處理功能。TI 結(jié)合其在語音與視頻領(lǐng)域的領(lǐng)先優(yōu)勢,致力于開發(fā)針對通信基礎(chǔ)局端的專用產(chǎn)品,TI
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  德州儀器  處理器  DSP  MCU和嵌入式微處理器  

Synplicity:充分發(fā)揮FPGA的靈活性

  • 當(dāng)ASIC越來越不能適應(yīng)靈活應(yīng)用的需求以及通用產(chǎn)品對低成本的要求逐漸提升,F(xiàn)PGA大量蠶食曾經(jīng)ASIC的市場,每年都以超過兩位數(shù)的增長率發(fā)展。越來越多的設(shè)計將轉(zhuǎn)向FPGA,這其中還包括了很多ASIC設(shè)計工程師。隨著IC產(chǎn)業(yè)發(fā)展的光明前景,F(xiàn)PGA將以比ASIC更快的速度發(fā)展并呈現(xiàn)取代其的趨勢。在這樣的大市場環(huán)境下,以提供FPGA開發(fā)軟件為主的Synplicity公司得到了長足的發(fā)展,公司營業(yè)額從2002年的4560萬壯大到2006年的6300萬。   隨著FPGA技術(shù)的發(fā)展,越來越多的功能需要在
  • 關(guān)鍵字: Synplicity  FPGA  
共9911條 589/661 |‹ « 587 588 589 590 591 592 593 594 595 596 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473