dsp+fpga 文章 最新資訊
利用SmartCompile和賽靈思的設(shè)計工具進(jìn)行設(shè)計保存

- 在FPGA環(huán)境下,設(shè)計保存實(shí)施比較復(fù)雜,需要保存的事項(xiàng)包括:一項(xiàng)設(shè)計的HDL描述、一個模塊的綜合網(wǎng)表、約束文件內(nèi)的布局信息,以及在局部比特文件中的配置數(shù)據(jù)。賽靈思集成軟件環(huán)境(ISE) 9.1i 軟件以新的SmartCompile 技術(shù)為特色,其中包含兩種新的方法:SmartGuide和Partitions,這兩種方法可以保存像布局或布線這樣的設(shè)計執(zhí)行數(shù)據(jù),并且可以減少解決問題所花費(fèi)的時間。 SmartGuide采用命名和拓樸匹配技術(shù)來識別一個FPGA設(shè)計中相對于以前的實(shí)現(xiàn)還沒有發(fā)生改變的各個部
- 關(guān)鍵字: FPGA
基于PM3388和FPGA的網(wǎng)絡(luò)接口設(shè)計

- 本文根據(jù)十接口千兆以太網(wǎng)線路接口卡設(shè)計的功能需求和性能需求,按照數(shù)據(jù)處理流程劃分功能模塊,以PM3388作為鏈路層處理芯片和兩片高性能FPGA作為鏈路層處理芯片完成了系統(tǒng)設(shè)計,并給出了具體實(shí)現(xiàn)方案。對兩片F(xiàn)PGA控制功能的實(shí)現(xiàn)做了重點(diǎn)闡述,對實(shí)現(xiàn)難點(diǎn)做了深入的分析。 1 前言 隨著網(wǎng)絡(luò)規(guī)模的持續(xù)膨脹和新型網(wǎng)絡(luò)應(yīng)用需求的不斷增長,目前基于IPv4技術(shù)的因特網(wǎng)在可擴(kuò)展性、IP地址空間、安全、服務(wù)質(zhì)量控制、移動性、運(yùn)營管理和盈利模式等諸多方面面臨著挑戰(zhàn),尤其是地址空間匱乏、可擴(kuò)展性差等缺陷嚴(yán)重制
- 關(guān)鍵字: FPGA
利用FPGA協(xié)處理提升無線子系統(tǒng)的性能
- 您可以顯著提高無線系統(tǒng)中信號處理功能的性能。怎樣提高呢?有效方法是利用FPGA結(jié)構(gòu)的靈活性和目前受益于并行處理的FPGA架構(gòu)中的嵌入式DSP模塊。 常見于無線應(yīng)用中這類處理包括有限沖激響應(yīng)(FIR)濾波、快速傅里葉變換(FFT)、數(shù)字上下變頻和前向誤差校正(FEC)。Xilinx? Virtex-4和Virtex-5架構(gòu)提供多達(dá)512個并行嵌入式DSP乘法器,這些乘法器的工作頻率高于500MHz,最高可提供256 GMAC的DSP性能。 將需要高速并行處理的工作卸載給FPGA,而將需要高速
- 關(guān)鍵字: FPGA
ARM的DSP增強(qiáng)型擴(kuò)展
- 現(xiàn)在,很多新興的應(yīng)用領(lǐng)域涌現(xiàn)了許多新的算法標(biāo)準(zhǔn),這些算法對于處理器提出了更高的性能和控制要求。信號處理需要處理器提供高峰值性能,但這部分在整個算法中的比例有減少的趨勢。對于開發(fā)包含高性能算法的大規(guī)模應(yīng)用的設(shè)計團(tuán)隊(duì)來說,有很多種可供選擇的方案。市場競爭的壓力使得選擇一個對高性能有充分保障的處理器平臺來實(shí)現(xiàn)高性能的功能變得非常重要。但是選擇超出需求性能很多的處理器平臺對于系統(tǒng)成本和電源消耗也是有著很大影響的,這會
- 關(guān)鍵字: ARM DSP 增強(qiáng)型 擴(kuò)展
DSP與模擬技術(shù)加速醫(yī)療電子發(fā)展

- ??????????????????????????????????????????&nb
- 關(guān)鍵字: DSP 模擬 醫(yī)療電子
單片機(jī)、DSP、PLD/EDA的介紹、比較和分析
- 引言 信息技術(shù)正在快速發(fā)展,其應(yīng)用已經(jīng)深入到各個領(lǐng)域各個方面。如今越來越多的電子產(chǎn)品向著智能化、微型化、低功耗方向發(fā)展,其中有的產(chǎn)品還需要實(shí)時控制和信號處理。電子系統(tǒng)的復(fù)雜性在不斷增加,它迫切要求電子設(shè)計技術(shù)也有相應(yīng)的變革和飛躍。使用純SSI 數(shù)字電路設(shè)計系統(tǒng)工作量大, 靈活性低, 而且系統(tǒng)可靠性差。廣泛使用單片機(jī)(MCU) 設(shè)計系統(tǒng)克服了純SSI 數(shù)字電路系統(tǒng)許多不可逾越的困難,是一個具有里程碑意義的飛躍。而DSP 以其極強(qiáng)的信號處理功能贏得了廣闊的市場,得到了廣泛地應(yīng)用。近年來,PLD 器件
- 關(guān)鍵字: 單片機(jī) DSP PLD EDA 介紹 比較 分析
ARM、DSP、FPGA的特點(diǎn)和區(qū)別
- ARM(Advanced RISC Machines)是微處理器行業(yè)的一家知名企業(yè),設(shè)計了大量高性能、廉價、耗能低的RISC處理器、相關(guān)技術(shù)及軟 件。ARM架構(gòu)是面向低預(yù)算市場設(shè)計的第一款RISC微處理器,基本是32位單片機(jī)的行業(yè)標(biāo)準(zhǔn),它提供一系列內(nèi)核、體系擴(kuò)展、微處理器和系統(tǒng)芯片方案,四 個功能模塊可供生產(chǎn)廠商根據(jù)不同用戶的要求來配置生產(chǎn)。由于所有產(chǎn)品均采用一個通用的軟件體系,所以相同的軟件可在所有產(chǎn)品中運(yùn)行。目前ARM在手持設(shè)備 市場占有90以上的份額,可以有效地縮短應(yīng)用程序開發(fā)與測試的時間,也降低了
- 關(guān)鍵字: ARM DSP FPGA 特點(diǎn) 區(qū)別
基于DSP的高頻三相大功率電源設(shè)計
- 隨著國防科學(xué)技術(shù)的發(fā)展和航天事業(yè)的需要,飛行器姿態(tài)控制以及振動實(shí)驗(yàn)的需求逐漸增多。在地面搭建模擬仿真平臺,是航天領(lǐng)域研究的慣例。他可以從經(jīng)濟(jì)上降低資金的投入量,從實(shí)驗(yàn)研究上增加重復(fù)性和可觀測性。本文介紹的基于DSP的三相大功率高精度高頻電源是仿真研究中不可缺少的核心裝置。便捷、高效、靈活、安全的三相大功率高頻電源已成為研究重點(diǎn)之一。研制高精度、低失真、高可靠、低成本的三相大功率高頻電源具有重要的意義。l方案設(shè)計本電源系統(tǒng)具體性能指標(biāo)如下:三相正弦信號準(zhǔn)確度為1%;波形失真度為O.5%;輸出電壓連續(xù)可調(diào)
- 關(guān)鍵字: DSP 電源
基于FPGA的USB2.0虛擬邏輯分析儀的設(shè)計與實(shí)現(xiàn)
- 引言 傳統(tǒng)的邏輯分析儀體積龐大、價格昂貴、通道數(shù)目有限,并且在數(shù)據(jù)采集、傳輸、存儲、顯示等方面存在諸多限制,在很大程度上影響了其在實(shí)際中的應(yīng)用。選用高性能的FPGA芯片進(jìn)行數(shù)據(jù)處理,充分利用PC的強(qiáng)大處理功能,配合LabView圖形化語言開發(fā)的虛擬邏輯分析儀,其數(shù)據(jù)處理和傳輸速率大大提高,適用性極大增強(qiáng),其顯示、操作界面和低廉的成本較之傳統(tǒng)的邏輯分析儀具有極大的優(yōu)勢和發(fā)展前景。 工作原理 本設(shè)計選用Altera公司的Cyclone系列FPGA器件EP1C3進(jìn)行數(shù)據(jù)采集和處理,外接SR
- 關(guān)鍵字: FPGA
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
