首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

短波軟件無線電通信系統(tǒng)中的DSP技術(shù)

基于ARM和FPGA的電腦繡花機(jī)控制系統(tǒng)的設(shè)計

  • 電腦繡花機(jī)是隨著計算機(jī)技術(shù)、電子技術(shù)、機(jī)械加工技術(shù)的應(yīng)用發(fā)展而不斷發(fā)展起來的光、機(jī)、電一體化設(shè)備。嵌入式系統(tǒng)的發(fā)展及研究風(fēng)頭正勁,其在數(shù)字機(jī)床、智能控制等方面的應(yīng)用正逐漸改變著傳統(tǒng)的工業(yè)生產(chǎn)和服務(wù)方
  • 關(guān)鍵字: FPGA  ARM  電腦繡花機(jī)  控制系統(tǒng)    

基于DSP的逆變電源控制系統(tǒng)設(shè)計

  • 1 前 言 由于電力,通信、航空以及大型信息、數(shù)據(jù)中心等行業(yè)高端設(shè)備對供電電源系統(tǒng)容量和質(zhì)量的要求越來越高,其中“大容量”、“高可靠性”和“不間斷”供電的特征,集中體現(xiàn)了高端設(shè)備對其動力系統(tǒng)共同和基本要
  • 關(guān)鍵字: 設(shè)計  控制系統(tǒng)  逆變電源  DSP  基于  轉(zhuǎn)換器,電源  

基于DSP+CPLD 可重構(gòu)數(shù)控系統(tǒng)的設(shè)計與仿真

  •   1、前言  隨著計算機(jī)技術(shù)的高速發(fā)展,各工業(yè)發(fā)達(dá)國家投入巨資,對現(xiàn)代制造技術(shù)進(jìn)行研究開發(fā),提出了全新的制造模式,其核心思想之一是柔性化制造,制造系統(tǒng)能夠隨著加工條件的變化動態(tài)調(diào)整。目前,各類MCU 快速
  • 關(guān)鍵字: CPLD  DSP  可重構(gòu)  仿真    

芯片-封裝協(xié)同設(shè)計方法優(yōu)化SoC設(shè)計

  • 隨著工藝節(jié)點(diǎn)和裸片尺寸不斷縮小,采用倒裝芯片封裝IC器件的消費(fèi)電子產(chǎn)品的數(shù)量日益增加。但是,倒裝芯片封...
  • 關(guān)鍵字: SoC  設(shè)計  封裝協(xié)同  芯片  FPGA  

基于DSP通訊全橋開關(guān)電源的研究與設(shè)計

  • 摘要:針對傳統(tǒng)開關(guān)電源中損耗較大,超調(diào)量較大,動態(tài)性能較差等問題,提出了基于DSP的全橋軟開關(guān)技術(shù)。通過Matlab仿真結(jié)果表明模糊自適應(yīng)PID控制算法比傳統(tǒng)PID控制算法在超調(diào)量、調(diào)節(jié)時間、動態(tài)特性等性能上具有優(yōu)越
  • 關(guān)鍵字: 研究  設(shè)計  開關(guān)電源  全橋  DSP  通訊  基于  轉(zhuǎn)換器,電源  

基于DSP和SOPC數(shù)字信號發(fā)生器的設(shè)計

  • 基于DSP和SOPC數(shù)字信號發(fā)生器的設(shè)計,摘 要:為了比較DSP和SOPC技術(shù)在電子設(shè)計領(lǐng)域的應(yīng)用,采用泰勒展開法和DDFS技術(shù),分別給出設(shè)計方案的硬件電路結(jié)構(gòu)和軟件流程圖,并通過集成開發(fā)環(huán)境CCS和DE2開發(fā)板實(shí)現(xiàn)正弦信號發(fā)生器。結(jié)果表明,采用SOPC技術(shù)設(shè)計的
  • 關(guān)鍵字: 信號發(fā)生器  設(shè)計  數(shù)字  SOPC  DSP  基于  

DSP-SPOOL整軸線纜測試選件

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  SPOOL  整軸線纜測試  

FPGA相關(guān)技術(shù)助力高端存儲器接口設(shè)計

  • 高性能系統(tǒng)設(shè)計師在滿足關(guān)鍵時序余量的同時要力爭獲得更高性能,而存儲器>存儲器接口設(shè)計則是一項(xiàng)艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來把數(shù)據(jù)和時鐘(或選通脈沖)由發(fā)射器
  • 關(guān)鍵字: FPGA  助力  存儲器  接口設(shè)計    

級聯(lián)信號處理器的FPGA實(shí)現(xiàn)

  • 摘要:現(xiàn)代通信系統(tǒng)中,數(shù)字化已成為發(fā)展的必然趨勢,數(shù)字信號處理則是數(shù)字系統(tǒng)中的重要環(huán)節(jié)。在數(shù)字信號處理方面提出一種級聯(lián)信號處理器的FPGA實(shí)現(xiàn)方案,用以取代昂貴的專用數(shù)字處理芯片。首先對級聯(lián)信號處理器做了
  • 關(guān)鍵字: FPGA  級聯(lián)  信號處理器    

新一代視頻編碼器分析介紹

  • 先進(jìn)的視頻編碼(AVC)正在慢慢地超越數(shù)字視頻的主要標(biāo)準(zhǔn)。也稱之為H.264和MPEG-4part10,其AVC編碼在1Mbit/s~2...
  • 關(guān)鍵字: 視頻編碼器  AVC編碼  FPGA  

數(shù)據(jù)采集系統(tǒng)中的DSP控制系統(tǒng)

  • 1 引 言隨著信息技術(shù)的飛速發(fā)展,數(shù)字信號處理器(DSP)得到了廣泛的應(yīng)用,基于A/D,DSP,D/A的數(shù)據(jù)采集模式已經(jīng)被大多數(shù)人所接受。在現(xiàn)代生物信號采集方案中,人們不僅要求系統(tǒng)有高速的數(shù)據(jù)處理能力,而且還要求其有
  • 關(guān)鍵字: DSP  數(shù)據(jù)采集系統(tǒng)  控制系統(tǒng)    
共9913條 506/661 |‹ « 504 505 506 507 508 509 510 511 512 513 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473