首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

基于FPGA的高速卷積的硬件設(shè)計實現(xiàn)

  • 基于FPGA的高速卷積的硬件設(shè)計實現(xiàn), 在數(shù)字信號處理領(lǐng)域,離散時間系統(tǒng)的輸出響應(yīng),可以直接由輸入信號與系統(tǒng)單位沖激響應(yīng)的離散卷積得到。離散卷積在電子通信領(lǐng)域應(yīng)用廣泛,是工程應(yīng)用的基礎(chǔ)。如果直接在時域進(jìn)行卷積,卷積過程中所必須的大量乘法和
  • 關(guān)鍵字: 設(shè)計  實現(xiàn)  硬件  高速  FPGA  基于  

基于單片機(jī)和FPGA的位移測量裝置的設(shè)計

  • 摘要:基于電感式傳感器測量磁芯位移的原理,以單片機(jī)和FPGA為控制中心,由DDS產(chǎn)生的正弦信號經(jīng)差分放大,并經(jīng)過差動變壓器的差分耦合,對兩路輸出信號放大整流后,采集數(shù)據(jù),對所得的數(shù)據(jù)進(jìn)行處理,實現(xiàn)了磁芯位
  • 關(guān)鍵字: 傳感器  LCD  單片機(jī)  FPGA  

基于TMS320DM642 的X264 視頻編碼器的優(yōu)化

  • 【摘要】簡單介紹了TMS320DM642 數(shù)字信號處理器的硬件構(gòu)成, 簡要給出了DSP 平臺的程序優(yōu)化一般流程。著重研究了TMS320DM642 平臺優(yōu)化X264 視頻編碼器,包括算法與系統(tǒng)結(jié)構(gòu)優(yōu)化,乒乓緩存優(yōu)化,循環(huán)體的優(yōu)化以及D
  • 關(guān)鍵字: 視頻  DSP  

用CPLD實現(xiàn)嵌入式平臺上的實時圖像增強(qiáng)

  • 用CPLD實現(xiàn)嵌入式平臺上的實時圖像增強(qiáng), 提出了在嵌入式平臺上用CPLD實現(xiàn)實時圖像增強(qiáng)算法的解決方案,并加以實現(xiàn)#65377;重點(diǎn)討論了經(jīng)過改進(jìn)的圖像增強(qiáng)算法以及使用CPLD實現(xiàn)的具體方法,介紹了所采用的嵌入式平臺的總體結(jié)構(gòu)#65377;

    通常,在擁有DSP或
  • 關(guān)鍵字: DSP  CPLD  FPGA  

基于DSP的單兵背負(fù)式短波數(shù)字通信系統(tǒng)

  • 基于DSP的單兵背負(fù)式短波數(shù)字通信系統(tǒng),二十一世紀(jì)的戰(zhàn)爭將以數(shù)字化戰(zhàn)場為背景,而數(shù)字化戰(zhàn)場的一個重要特點(diǎn)是信息可以直達(dá)單個士兵。采用基于軟件無線電的思想,應(yīng)用第三代數(shù)字信號處理器 TMS320C31和數(shù)模轉(zhuǎn)換芯片TLC32044等器件構(gòu)成短波自適應(yīng)調(diào)制解調(diào)器的
  • 關(guān)鍵字: DSP  通信  A/D  存儲器  電池  

實時視頻數(shù)據(jù)采集的FPGA實現(xiàn)

  • 摘 要: 介紹一種在工礦監(jiān)視系統(tǒng)中采用FPGA實現(xiàn)視頻數(shù)據(jù)實時采集和顯示的設(shè)計方案。系統(tǒng)中采用FPGA和視頻解碼器實現(xiàn)了高速連續(xù)的視頻數(shù)據(jù)采集與處理。處理后的視頻信號通過VGA格式轉(zhuǎn)換,可以在現(xiàn)場VGA顯示器
  • 關(guān)鍵字: FPGA  實時視頻  數(shù)據(jù)采集    

一種多光譜可見光遙感圖像壓縮系統(tǒng)設(shè)計

  • 摘要:為了實現(xiàn)多光譜可見光遙感圖像高質(zhì)量壓縮的要求,提出以JPEG2000壓縮標(biāo)準(zhǔn)為理論,將FPGA與專用壓縮芯片...
  • 關(guān)鍵字: 遙感圖像  JPEG2000  ADV212  FPGA  

基于ADSP-TS201S的多DSP并行系統(tǒng)設(shè)計

  • 基于ADSP-TS201S的多DSP并行系統(tǒng)設(shè)計,摘要:為滿足寬帶雷達(dá)信號處理對處理速度和實時性的要求,提出一種基于4片ADSP-TS201S的DSP并行系統(tǒng)設(shè)計。通過分析比較3種ADSP-TS2 01S的并行處理結(jié)構(gòu),結(jié)合實際需求,采用外部總線共享與鏈路口混合耦合的多DSP并
  • 關(guān)鍵字: DSP  FPGA  

基于DSP的OQPSK調(diào)制器設(shè)計與實現(xiàn)

  • 針對OQPSK(偏移正交相移鍵控)調(diào)制原理,提出了在C54系列DSP處理器上實現(xiàn)OQPSK調(diào)制器的一種新方案,給出了其在CCS(C5000)開發(fā)環(huán)境下的仿真波形并在硬件平臺上進(jìn)行了實驗驗證。實驗表明,所設(shè)計的調(diào)制器具有體積小、功耗低及穩(wěn)定可靠等優(yōu)點(diǎn)。
  • 關(guān)鍵字: 設(shè)計  實現(xiàn)  調(diào)制器  OQPSK  DSP  基于  

DDS原理及基于FPGA的實現(xiàn)

  • 本文主要介紹了DDS的原理及通過FPGA來實現(xiàn)。
  • 關(guān)鍵字: FPGA  DDS  原理    

基于FPGA的卷積碼的編/譯碼器設(shè)計

  • 卷積碼是Elias在1955年最早提出的,稍后,Wozencraft在1957年提出了一種有效譯碼方法,即序列譯碼。Massey在1...
  • 關(guān)鍵字: FPGA  卷積碼  維特比  軟件無線電  

嵌入式系統(tǒng)設(shè)計與應(yīng)用 使用SBC和DSP

  • 嵌入式系統(tǒng)設(shè)計與應(yīng)用 使用SBC和DSP,1 引言

    嵌入式系統(tǒng)是以應(yīng)用為中心、以計算機(jī)技術(shù)為基礎(chǔ)、軟硬件可裁剪、適應(yīng)應(yīng)用系統(tǒng)對 功能、可靠性、成本、體積、功耗等有嚴(yán)格要求的專用計算機(jī)系統(tǒng)。其主要由嵌入式處理器、 相關(guān)支撐硬件、嵌入式操作系統(tǒng)及應(yīng)
  • 關(guān)鍵字: DSP  

多光譜可見光遙感圖像壓縮系統(tǒng)設(shè)計

  • 摘要:為了實現(xiàn)多光譜可見光遙感圖像高質(zhì)量壓縮的要求,提出以JPEG2000壓縮標(biāo)準(zhǔn)為理論,將FPGA與專用壓縮芯片ADV212相結(jié) 合的空間遙感圖像壓縮方法。該系統(tǒng)設(shè)計采用ADV212,通過小波變換及熵編碼實現(xiàn)對大數(shù)據(jù)量的空間
  • 關(guān)鍵字: RAM  FPGA  AD  
共9912條 418/661 |‹ « 416 417 418 419 420 421 422 423 424 425 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473