dsp+fpga 文章 最新資訊
基于DSP的自適應數(shù)字抗噪聲模塊
- 摘 要: 本文介紹了一種基于專用DSP芯片,采用獨特的軟件抗噪聲算法的數(shù)字抗噪聲模塊,實現(xiàn)了在120分貝噪聲環(huán)境中話音的清晰度不小于98。此模塊已成功應用于我國機載通信設備中。關鍵詞: 數(shù)字信號處理(DSP);噪聲 概述國內目前第三代抗噪聲產品是利用動態(tài)降噪(DNR)技術。DNR技術是通過變化的話音峰值動態(tài)地調節(jié)輸出話音開關,從而達到降噪的目的。它雖然是目前較好的一種抗噪聲模擬處理技術,但也存在一些局限性,包括輕符音掉字和強音噪聲拖尾;降噪效果偏重于低頻;降噪完全采用硬件電路實現(xiàn),調試和維修比較麻煩等
- 關鍵字: 數(shù)字信號處理(DSP) 噪聲 模塊
橢圓曲線加密的硬件實現(xiàn)
- 摘 要: 橢圓曲線加密是一種目前已知的所有公鑰密碼體制中能夠提供最高比特強度的一種公鑰體制。在FPGA實現(xiàn)橢圓曲線加密系統(tǒng)時,基于GF(2)的多項式有限域中的乘法、求逆運算是其中的兩大難點。本文提供了一種橢圓曲線加密的FPGA實現(xiàn)的結構,著重討論了基于GF(2)的多項式有限域中的乘法、求逆運算的實現(xiàn),并與軟件實現(xiàn)的性能進行了比較。關鍵詞: FPGA;多項式有限域;橢圓曲線加密系統(tǒng)加密的安全性從數(shù)論的角度來說,任何公鑰密碼系統(tǒng)都建立在一個NP(無法處理的問題)的基礎上,即對于特定的問題,沒有辦法找到一個
- 關鍵字: FPGA 多項式有限域 橢圓曲線加密系統(tǒng)
WCDMA速率適配算法的FPGA實現(xiàn)
- 摘 要: 為了支持多媒體業(yè)務的傳輸,第三代移動通信WCDMA系統(tǒng)采用了獨特的編碼復接方案,同時也加大了系統(tǒng)復雜度,并引入了較長的處理時延。速率適配算法是業(yè)務復用方案的核心算法。本文具體提出了在FPGA中進行模塊合并、產生鑿孔圖樣進行比特積攢搬移的實現(xiàn)方案,縮短了處理延時,大大提高了系統(tǒng)的處理能力。關鍵詞:編碼復接;速率適配;FPGA;鑿孔圖樣;保留比特搬移引言隨著因特網爆炸性的增長以及各種無線業(yè)務需求的增加,傳統(tǒng)的無線通信網已經越來越無法適應人們的需要。因此,以大容量、高數(shù)據(jù)率和承載多媒體業(yè)務為目的的
- 關鍵字: FPGA 保留比特搬移 編碼復接 速率適配 鑿孔圖樣
FPGA實現(xiàn)的FIR算法在汽車動態(tài)稱重儀表中的應用
- 摘 要: 本文介紹了用FPGA實現(xiàn)的FIR算法,并對這種算法應用于汽車動態(tài)稱重儀表中的結果做了分析。實踐證明此算法用于動態(tài)稱重具有良好的效果。關鍵詞: FPGA;FIR;動態(tài)稱重引言車輛在動態(tài)稱重時,作用在平臺上的力除真實軸重外,還有許多因素產生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅動力等,給動態(tài)稱重實現(xiàn)高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數(shù)則不能過大,否則將產生過大的延遲導致不能實現(xiàn)實時處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數(shù)字濾波消
- 關鍵字: FIR FPGA 動態(tài)稱重
全數(shù)字鎖相環(huán)的設計
- 摘要:本文在說明全數(shù)字鎖相環(huán)的基礎上,提出了一種利用FPGA設計一階全數(shù)字鎖相環(huán)的方法,并給出了關鍵部件的RTL可綜合代碼,并結合本設計的一些仿真波形詳細描述了數(shù)字鎖相環(huán)的工作過程,最后對一些有關的問題進行了討論。關鍵詞:全數(shù)字鎖相環(huán);DPLL;FSK;FPGA 引言鎖相環(huán)(PLL)技術在眾多領域得到了廣泛的應用。如信號處理,調制解調,時鐘同步,倍頻,頻率綜合等都應用到了鎖相環(huán)技術。傳統(tǒng)的鎖相環(huán)由模擬電路實現(xiàn),而全數(shù)字鎖相環(huán)(DPLL)與傳統(tǒng)的模擬電路實現(xiàn)的PLL相比,具有精度高且不受溫度和電壓影響,環(huán)路
- 關鍵字: DPLL FPGA FSK 全數(shù)字鎖相環(huán)
利用Matlab和Simulink對DSP進行系統(tǒng)級的設計方法
- 摘要:本文介紹了利用Matlab和 Simulink中 Developer's Kit for TI DSP工具對DSP進行系統(tǒng)級設計的方法。關鍵詞:DSP;Matlab;TI;CCS;IDE引言傳統(tǒng)的DSP設計開發(fā)流程分為兩個部分:開發(fā)設計和產品實現(xiàn)。在開發(fā)設計部分完成算法開發(fā)和方案設計,產品的實現(xiàn)用來驗證開發(fā)設計的正確性,通常是在不同的部門相互獨立地完成。這樣的開發(fā)流程存在許多問題,如相互之間的協(xié)作,系統(tǒng)范圍內的算法測試,系統(tǒng)設計的錯誤不能被及時發(fā)現(xiàn)等。利用Matlab和Simulink系統(tǒng)級的設計方
- 關鍵字: CCS DSP IDE Matlab TI
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
