首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

ADI發(fā)布《Embedded Media Processing》

  • 美國模擬器件公司,今日發(fā)布由高級工程師David J. Katz和Rick Gentile編著的新書《Embedded Media Processing(嵌入式媒體處理)》出版。該書是為設(shè)計(jì)工程師開發(fā)嵌入式媒體處理系統(tǒng)撰寫的一本實(shí)用性指南,今日在波士頓市舉行的2005年嵌入式系統(tǒng)會議(ESC)上首次亮相。作者于2005年9月12日下午2:30至3:30在出版商Elsevier公司308號展位的特別簽售活動中與到會者見面。 Katz先生和Gentile先生將
  • 關(guān)鍵字: ADI  DSP  Embedded  Media  Processing  嵌入式媒體處理  

DSP市場2009年出貨量將達(dá)28億個(gè)

  • 市場調(diào)研公司In-Stat指出,預(yù)計(jì)2009年數(shù)字信號處理器(DSP)出貨量將達(dá)到28億個(gè)左右。2004年出貨量估計(jì)為15億個(gè)。In-Stat預(yù)測,2009年浮點(diǎn)DSP(floating-point DSP)的銷售額將從2004年的10億美元增長到22億美元左右。     “目前通訊和消費(fèi)產(chǎn)業(yè)在主導(dǎo)DSP芯片市場?!盜n-Stat的分析師Max Baron在聲明中表示?!暗?,2009年DSP市場的銷售額構(gòu)成情況將會出現(xiàn)小幅變化,工業(yè)和軍用航空領(lǐng)
  • 關(guān)鍵字: DSP  

基于TLC2274新的電流采樣方案及其在DSP中的實(shí)現(xiàn)

  • 摘要:介紹了一種新的電流采樣方案,提出了實(shí)用電路,闡述其工作原理,并給出了在TMS320LF240x DSP中實(shí)現(xiàn)的子程序。 關(guān)鍵詞: 電流采樣 數(shù)字信號處理器 運(yùn)算放大器 引言 在絕大多數(shù)電機(jī)調(diào)速以及其它控制系統(tǒng)中都要用到電流采樣,以用于電流反饋控制。目前在高性能的電機(jī)變頻調(diào)速系統(tǒng)中,數(shù)字信號處理品(DSP)越來越多地被使用。其中以德州儀器(TI)公司TMS320C/LF240(X)為代表的C2000系列的DSP用得較多?,F(xiàn)有的電流采樣方法大多采用文獻(xiàn)[2]的模數(shù)采樣方案,如下圖1所示: 
  • 關(guān)鍵字: 電流采樣  DSP  TLC2274  

基于DSP的程控交流電源的研制

  • 介紹了一種基于DSP的程控交流電源。該交流電源不僅能夠輸出頻率幅值,可變的正弦電壓,而且能夠輸出周期性畸變電壓。電源系統(tǒng)采用數(shù)?;旌峡刂?,數(shù)字部分實(shí)現(xiàn)高精度的波形發(fā)生器和電壓有效值控制
  • 關(guān)鍵字: 電源  研制  交流  程控  DSP  基于  

使用Verilog實(shí)現(xiàn)基于FPGA的SDRAM控制器

  • 介紹了SDRAM的特點(diǎn)和工作原理,提出了一種基于FPGA的SDRAM控制器的設(shè)計(jì)方法,使用該方法實(shí)現(xiàn)的控制器可非常方便地對SDRAM進(jìn)行控制。
  • 關(guān)鍵字: Verilog  SDRAM  FPGA  控制器    

2005年,SEED迎來十年華誕

  •   2005年,SEED迎來十年華誕,各界朋友歡聚一堂,共同見證SEED十年成就。
  • 關(guān)鍵字: SEED  DSP  

基于FPGA的毫米波多目標(biāo)信號形成技術(shù)的研究

  • 毫米波多目標(biāo)信號發(fā)生器通過模擬的方法產(chǎn)生多種類型高精度的雷達(dá)多目標(biāo)回波信號,在實(shí)際雷達(dá)系統(tǒng)前端不具備的條件下對雷達(dá)系統(tǒng)后級進(jìn)行調(diào)試,便于制導(dǎo)武器的性能測試,大大加快新武器的研制進(jìn)程。毫米波多目標(biāo)信號產(chǎn)生的關(guān)鍵是要求回波信號距離分辨率極高,常規(guī)的多目標(biāo)信號產(chǎn)生方法如使用數(shù)字延時(shí)線產(chǎn)生多目標(biāo)之間的延時(shí),其控制不靈活,并且有些延時(shí)線需要接ECL電源,使用不方便也增加了設(shè)計(jì)的復(fù)雜度。使用分立元件實(shí)現(xiàn)延時(shí)則使電路元件過多,電路的穩(wěn)定性及延時(shí)的精確性也會大大降低。本文介紹一種新的產(chǎn)生毫米波雷達(dá)模擬器的多目標(biāo)信號的方法
  • 關(guān)鍵字: FPGA  

FPGA 設(shè)計(jì)的四種常用思想與技巧

  •   本文討論的四種常用FPGA/CPLD設(shè)計(jì)思想與技巧:乒乓操作、串并轉(zhuǎn)換、流水線操作、數(shù)據(jù)接口同步化,都是FPGA/CPLD 邏輯設(shè)計(jì)的內(nèi)在規(guī)律的體現(xiàn),合理地采用這些設(shè)計(jì)思想能在FPGA/CPLD設(shè)計(jì)工作種取得事半功倍的效果。   FPGA/CPLD的設(shè)計(jì)思想與技巧是一個(gè)非常大的話題,由于篇幅所限,本文僅介紹一些常用的設(shè)計(jì)思想與技巧,包括乒乓球操作、串并轉(zhuǎn)換、流水線操作和數(shù)據(jù)接口的同步方法。希望本文能引起工程師們的注意,如果能有意識地利用這些原則指導(dǎo)日后的設(shè)計(jì)工作,將取得事半功倍的效果! 乒乓操作
  • 關(guān)鍵字: FPGA  嵌入式  

大型設(shè)計(jì)中FPGA的多時(shí)鐘策略

  •   利用FPGA 實(shí)現(xiàn)大型設(shè)計(jì)時(shí),可能需要FPGA 具有以多個(gè)時(shí)鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時(shí)鐘FPGA 設(shè)計(jì)必須特別小心,需要注意最大時(shí)鐘速率、抖動、最大時(shí)鐘數(shù)、異步時(shí)鐘設(shè)計(jì)和時(shí)鐘/數(shù)據(jù)關(guān)系。設(shè)計(jì)過程中最重要的一步是確定要用多少個(gè)不同的時(shí)鐘,以及如何進(jìn)行布線,本文將對這些設(shè)計(jì)策略深入闡述。   FPGA 設(shè)計(jì)的第一步是決定需要什么樣的時(shí)鐘速率,設(shè)計(jì)中最快的時(shí)鐘將確定FPGA 必須能處理的時(shí)鐘速率。最快時(shí)鐘速率由設(shè)計(jì)中兩個(gè)觸發(fā)器之間一個(gè)信號的傳輸時(shí)間P 來決定,如果P 大于時(shí)鐘周期T,則當(dāng)信號在一個(gè)觸發(fā)
  • 關(guān)鍵字: FPGA  嵌入式  

自適應(yīng)算術(shù)編碼的FPGA實(shí)現(xiàn)

  •   算術(shù)編碼是一種無失真的編碼方法,能有效地壓縮信源冗余度,屬于熵編碼的一種。算術(shù)編碼的一個(gè)重要特點(diǎn)就是可以按分?jǐn)?shù)比特逼近信源熵,突破了Haffman編碼每個(gè)符號只不過能按整數(shù)個(gè)比特逼近信源熵的限制。對信源進(jìn)行算術(shù)編碼,往往需要兩個(gè)過程,第一個(gè)過程是建立信源概率表,第二個(gè)過程是對信源發(fā)出的符號序列進(jìn)行掃描編碼。而自適應(yīng)算術(shù)編碼在對符號序列進(jìn)行掃描的過程中,可一次完成上述兩個(gè)過程,即根據(jù)恰當(dāng)?shù)母怕使烙?jì)模型和當(dāng)前符號序列中各符號出現(xiàn)的頻率,自適應(yīng)地調(diào)整各符號的概率估計(jì)值,同時(shí)完成編碼。盡管從編碼效率上看不如已
  • 關(guān)鍵字: FPGA  嵌入式  

HDLC控制協(xié)議的FPGA設(shè)計(jì)與實(shí)現(xiàn)

  • 設(shè)計(jì)了一種基于FPGA的HDLC協(xié)議控制系統(tǒng)?該系統(tǒng)可有效利用FPGA片內(nèi)硬件資源,無需外圍電路,高度集成且操作簡單。重點(diǎn)對協(xié)議的CRC校驗(yàn)及“0”比特插入模塊進(jìn)行了介紹,給出了相應(yīng)的VHDL代碼及功能仿真波形圖。
  • 關(guān)鍵字: HDLC  FPGA  控制協(xié)議    

基于FPGA和USB的高速數(shù)據(jù)傳輸、記錄及顯示系統(tǒng)

  • 提出了一種基于FPGA和USB的高速數(shù)據(jù)傳輸、記錄及顯示系統(tǒng)的設(shè)計(jì)方案,并對其中的低電壓差分信號(LVDS)傳輸方式、FPGA功能模塊以及USB傳輸模塊等進(jìn)行了介紹。
  • 關(guān)鍵字: FPGA  USB  高速數(shù)據(jù)傳輸  記錄    

2005年,SEED獲得法國ATEME公司中國區(qū)總代理資格

  •   2005年,獲得法國ATEME公司中國區(qū)總代理資格。
  • 關(guān)鍵字: SEED  DSP   

基于FPGA的數(shù)字復(fù)接系統(tǒng)幀同步器設(shè)計(jì)與實(shí)現(xiàn)

  • 介紹了應(yīng)用FPGA技術(shù)進(jìn)行幀同步器設(shè)計(jì)的實(shí)現(xiàn)原理、系統(tǒng)框圖及設(shè)計(jì)中需要注意的問題,給出了用VHDL描述的幾個(gè)模塊的源代碼。
  • 關(guān)鍵字: FPGA  數(shù)字復(fù)接  系統(tǒng)  幀同步器    

熱敏打印機(jī)與高速數(shù)字處理器DSP的接口應(yīng)用

  • 分析了儀器儀表領(lǐng)域的發(fā)展趨勢,詳細(xì)介紹了微型熱敏打印機(jī)的工作原理及應(yīng)用,給出了熱敏打印機(jī)同DSP的簡單接口方法以及相應(yīng)的打印機(jī)初始化程序。
  • 關(guān)鍵字: DSP  接口  應(yīng)用  處理器  數(shù)字  打印機(jī)  高速  熱敏  
共9896條 647/660 |‹ « 645 646 647 648 649 650 651 652 653 654 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

DSP+FPGA    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473