首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

Xilinx展示電信級All Programmable FPGA和SoC以太網(wǎng)解決方案

  •   All?Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx,?Inc.?(NASDAQ:XLNX)?)在西班牙巴塞羅那舉行的2012年電信級以太網(wǎng)世界大會(Carrier?Ethernet?World?Congress?2012)上展示了All?Programmable技術(shù)在電信級光學(xué)網(wǎng)絡(luò)中的優(yōu)勢。賽靈思屆時將重點介紹面向電信級以太網(wǎng)應(yīng)用的產(chǎn)品系列,展示其如何為具有40G至400G高端口密度
  • 關(guān)鍵字: Xilinx  以太網(wǎng)  FPGA  

Xilinx宣布隆重推出賽靈思基礎(chǔ)目標(biāo)設(shè)計平臺

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx,?Inc.?)日前宣布隆重推出賽靈思基礎(chǔ)目標(biāo)設(shè)計平臺,?致力于加速基于其Virtex?-6?和?Spartan?-6?現(xiàn)場可編程門陣列?(FPGA)?的片上系統(tǒng)?(SoC)?解決方案的開發(fā)。這款基礎(chǔ)級目標(biāo)設(shè)計平臺在完全集成的評估套件中融合了?ISE??設(shè)計套件?11.2版本、擴展的IP系列以及面向Virtex-6或Sp
  • 關(guān)鍵字: Xilinx  Virtex  FPGA  SoC  

Xilinx向DSP又邁一步,Spartan-DSP出臺

  •   4月16日,Xilinx宣布首次推出低成本?Spartan-DSP?系列產(chǎn)品以及相應(yīng)的開發(fā)板和增強設(shè)計軟件。該芯片提供了高達(dá)20GMACS(每秒十億次乘法累計)的DSP功能,而價格不到30美元。與同類高性能可配置DSP器件相比,該系列產(chǎn)品的動態(tài)功耗降低多達(dá)50%。新推出Spartan-DSP系列之后,Xilinx的XtremeDSP產(chǎn)品線就有了三個針對DSP優(yōu)化的平臺,這樣,工程師能夠選擇滿意的器件性能組合來滿足其應(yīng)用要求,并可方便地實現(xiàn)不同平臺間的設(shè)計移植?! ∽鳛镾partan
  • 關(guān)鍵字: Xilinx  DSP  單片機  嵌入式系統(tǒng)  

Xilinx推出全球性能最高的可配置DSP解決方案

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司日前宣布其屢獲殊榮的65nm?Virtex-5?SXT?FPGA平臺新增針對高性能數(shù)字信號處理(DSP)而優(yōu)化的Virtex?-5?SXT240T器件。該器件高達(dá)528GMACs的乘法累加性能和超過190?GFLOPS的單精度浮點DSP性能,為廣播視頻、醫(yī)療成像、無線通信、國防和高性能計算等應(yīng)用的開發(fā)人員提供了全球性能最高的可配置DSP解決方案。  “支持高分辨率(HD)視頻的廣播設(shè)備制造商要求比標(biāo)準(zhǔn)分辨率(SD
  • 關(guān)鍵字: Xilinx  DSP  賽靈思  無線通信  

Xilinx推出全球首個用于構(gòu)建40Gb和100Gb 電信設(shè)備的單片F(xiàn)PGA解決方案

  •   賽靈思公司日前宣布,為開發(fā)下一代以太網(wǎng)橋接和交換解決方案的電信設(shè)備生產(chǎn)商推出全球第一款單片?FPGA?解決方案。賽靈思公司進一步擴展其業(yè)界領(lǐng)先的高性能?65?nm?系列現(xiàn)場可編程門陣列(FPGA)產(chǎn)品,推出Virtex?-5?TXT?平臺,旨在進一步推動40G/100G以太網(wǎng)市場的創(chuàng)新和增長。Virtex-5?TXT?平臺包括兩款器件,在目前所有?FPGA?產(chǎn)品中提供了最多數(shù)量的?6
  • 關(guān)鍵字: Xilinx  FPGA  Virtex-5  TXT  電信設(shè)備  

Xilinx進駐北京新址并宣布成立中國研發(fā)中心

  •   全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司?(Xilinx,?Inc.)日前在進駐北京新址的慶典上,強調(diào)其對高增長的中國市場的承諾。該公司不斷擴大其在亞太地區(qū)的影響力,包括開設(shè)研發(fā)中心,并將本地銷售、市場營銷和應(yīng)用工程設(shè)計等業(yè)務(wù)整合到統(tǒng)一的辦公地點。新址面積達(dá)?2,000?平米,將為北京本地、整個亞太區(qū)乃至跨國客戶提供強有力的支持?! 淖笾劣?,?北京化工大學(xué)教授何賓,?賽靈思軟件研發(fā)總監(jiān)宋傳華博士,?全球研發(fā)高級總監(jiān)Devadas,&nbs
  • 關(guān)鍵字: Xilinx  可編程平臺  FPGA,(AMS  

一種單通道DRFM的基帶干擾源設(shè)計

  • 摘要 通過對單通道數(shù)字射頻存儲器的原理和結(jié)構(gòu)分析,總結(jié)了單通道數(shù)字射頻存儲器的優(yōu)缺點,并基于單通道數(shù)字射頻存儲結(jié)構(gòu),引入DSP模塊設(shè)計了一種基帶干擾源,實現(xiàn)了對寬帶信號的處理。 關(guān)鍵詞 數(shù)字射頻存儲器;基帶干擾源;數(shù)字信號處理 現(xiàn)代新型雷達(dá)普遍采用匹配接收和相參信號處理技術(shù),因此具有優(yōu)秀的目標(biāo)檢測、識別和跟蹤能力,同時具有良好抗干擾性能。使用傳統(tǒng)噪聲干擾信號對相參雷達(dá)進行干擾,由于干擾信號不相參,能量利用率低、干擾效果差,迫使噪聲干擾機過度提高發(fā)射功率,為系統(tǒng)工程實現(xiàn)帶來困擾。因此,需要研究相參干擾技
  • 關(guān)鍵字: DSP  DRFM  

基于FPGA+MATLAB的串行多階FIR濾波器設(shè)計

  • 摘要 FIR濾波器的設(shè)計分為濾波器系數(shù)計算和濾波器結(jié)構(gòu)的具體兩個部分。為說明使用FPGA實現(xiàn)FIR的靈活性,文中列舉了一個多階串行FIR濾波器實例,并給出主要的源代碼和相關(guān)模塊的時序和功能說明,最后使用Matlab和Quartusii聯(lián)合仿真驗證了FPGA硬濾波器工程的正確性。 關(guān)鍵詞 FPGA;FIR數(shù)字濾波器;Matlab;仿真 數(shù)字濾波器是用于過濾時間離散信號的數(shù)字系統(tǒng),通過對抽樣數(shù)據(jù)進行數(shù)學(xué)處理達(dá)到頻域濾波的目的。根據(jù)單位沖激響應(yīng)函數(shù)的時域特性可分為兩類:無限沖激響應(yīng)(Infinite Imp
  • 關(guān)鍵字: FPGA  MATLAB  

基于FPGA+DSP的多通道單端/差分信號采集系統(tǒng)設(shè)計

  • 摘要 介紹了一種基于DSP+FPGA的平臺,主要利用ADS8517AD轉(zhuǎn)換芯片構(gòu)成的具有32路單端通道或16路差分通道的信號采集存儲系統(tǒng),該系統(tǒng)通道可以選擇切換,且采樣率也可以改變,具有較強的靈活性。 關(guān)鍵詞 DSP;FPGA;ADS8517;通道切換 在信號處理過程中,經(jīng)常采用DSP+FPGA協(xié)同處理的方法。是因為DSP雖然可以實現(xiàn)較高速率的信號采集,但其指令更適于實現(xiàn)算法而不是邏輯控制,其外部接口的通用性較差。而FPGA時鐘頻率高、內(nèi)部延時小,全部控制邏輯由硬件完成,速度快、效率高,適合于大數(shù)據(jù)量
  • 關(guān)鍵字: FPGA  DSP  

基于NiosII軟核的圖形用戶接口設(shè)計

  • 摘要 采用SOPC可編程片上系統(tǒng)技術(shù),將NiosII32位處理器軟核嵌入到FPGA現(xiàn)場可編程門陣列中。通過VGA顯示控制模塊,構(gòu)建VGA顯示系統(tǒng),該系統(tǒng)具有體積小、功耗低、可靠性強等特點。同時,通過軟硬件結(jié)合設(shè)計,使得系統(tǒng)更有利于修改和重復(fù)使用。 關(guān)鍵詞 SOPC;VGA控制;NiosII;FPGA 隨著大規(guī)模集成電路技術(shù)的不斷發(fā)展,嵌入式計算機系統(tǒng)開始從MCU逐步過渡到SOC的新階段。SOPC是一種靈活、高效的SOC解決方案。其集成了處理器、存儲器、各種外圍設(shè)備等系統(tǒng)設(shè)計需要的部件,構(gòu)建成一個可編程
  • 關(guān)鍵字: FPGA  NiosII  

DSP編程技巧之9-揭開編譯器神秘面紗之鉤子函數(shù)與庫函數(shù)

  •   鉤子函數(shù)(hook?function)是在進入程序中的函數(shù)或者退出函數(shù)時調(diào)用的程序。它們的用途包括:調(diào)試(debug)、跟蹤(trace)、評估(profile)以及堆棧溢出的檢測等。我們可以通過表1中的選項對鉤子函數(shù)的使用進行控制?! ”??入口/出口鉤子函數(shù)選項?  關(guān)于鉤子函數(shù),在CCS的編譯器里還有以下的幾個規(guī)則可以補充說明一下:  1.?使能鉤子函數(shù)選項的話,會默認(rèn)使用表1中的定義方法創(chuàng)建鉤子函數(shù)的隱式聲明。此時如果我們要聲明或者定義鉤子函數(shù)的功能的話
  • 關(guān)鍵字: DSP  CCS  C++  

Altera宣布為高性能FPGA提供高效的電源轉(zhuǎn)換解決方案

  •   Altera公司日前宣布開始提供新款電源轉(zhuǎn)換解決方案,方便了電路板開發(fā)人員設(shè)計負(fù)載點電源方案,以最低的系統(tǒng)功耗實現(xiàn)FPGA最佳性能。新款電源轉(zhuǎn)換解決方案包括單片40A驅(qū)動器和同步MOSFET電源,經(jīng)過優(yōu)化,可以滿足Altera高性能Stratix??V、Arria??10以及Stratix??10?FPGA和SoC的核心需求。當(dāng)系統(tǒng)設(shè)計人員需要將高性能FPGA集成到系統(tǒng)中時,它為系統(tǒng)設(shè)計人員提供了高效的高密度電源轉(zhuǎn)換方案?! ⌒驴铍娫?型號ET4040)滿足了高
  • 關(guān)鍵字: Altera  FPGA  ET4040  

一種基于FPGA和DSP的圖行顯示控制系統(tǒng)設(shè)計

  • 摘要 提出了一種基于DSP和FPGA的圖行顯示控制系統(tǒng),以及系統(tǒng)各部分的設(shè)計方法和思想。硬件上充分利用DSP高速計算和FPGA并行處理特點;軟件上給出了圖形圖像、漢字字符等的驅(qū)動函數(shù)。通過鍵盤輸入和圖形圖像顯示的功能,系統(tǒng)驗證表明,系統(tǒng)可以滿足圖像、正弦波、三角波等較為復(fù)雜的動態(tài)圖形的顯示,效果良好。 關(guān)鍵詞 DSP;FPGA;圖像顯示控制 隨著現(xiàn)代電子信息技術(shù)的發(fā)展,人機交互、圖形圖像數(shù)據(jù)的輸出顯示在系統(tǒng)設(shè)計中越來越重要,一方面要求各種參數(shù)的輸入,另一方面要求將數(shù)據(jù)結(jié)構(gòu)顯示出來。文中設(shè)計的基于DSP
  • 關(guān)鍵字: FPGA  DSP  

基于軟核NiosⅡ的實時人臉檢測系統(tǒng)

  • 摘要 基于FPGA內(nèi)嵌的NiosⅡ處理器,設(shè)計了一個實時人臉檢測系統(tǒng)。介紹了基于Haar特征的AdaBoost人臉檢測算法,描述了依據(jù)AdaBoost算法的人臉檢測軟件實現(xiàn)過程,最后在以Altera公司CycloneⅡ系列EP2C70為核心芯片的DE-2開發(fā)平臺上,對檢測系統(tǒng)進行了整體設(shè)計。測試結(jié)果表明,系統(tǒng)有較高的檢測率,可以滿足實時人臉檢測的要求。 關(guān)鍵詞 人臉檢測;FPGA;AdaBoost算法;分類器 人臉檢測是指在圖像中判斷是否有人臉存在,并且將檢測到的人臉部分在圖像中標(biāo)識出來的過程。作為人
  • 關(guān)鍵字: FPGA  NiosⅡ  

一種基于FPGA的無人機控制器設(shè)計方案

  • 摘要:根據(jù)無人機系統(tǒng)的控制特點,提出了一種基于FPGA的無人機控制器設(shè)計方案,并完成了該方案的軟硬件設(shè)計。該方案將鍵盤掃描、AD采樣、指令編碼與顯示和指令異步串行發(fā)送等功能模塊集成到FPGA內(nèi)部,簡化了控制器硬件結(jié)構(gòu)。實際應(yīng)用表明,該無人機控制器具有指令群延時低、功能可擴展性強等優(yōu)點,能夠滿足使用要求。 關(guān)鍵詞:無人機控制器;FPFG;鍵盤掃描;UART 無人機的飛行控制和機載電子設(shè)備的控制指令主要通過地面控制計算機中的軟件或者無人機控制器產(chǎn)生,這兩種相互獨立的控制方式互為備份。而無人機控制器主要由硬
  • 關(guān)鍵字: FPGA  UART  
共9911條 197/661 |‹ « 195 196 197 198 199 200 201 202 203 204 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

DSP+FPGA    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473