EEPW首頁(yè) >>
主題列表 >>
dsp+fpga
dsp+fpga 文章 最新資訊
DSP技術(shù)在EMIF接口中的BOOT方法簡(jiǎn)析

- DSP技術(shù)在目前的芯片研發(fā)過程中得到了廣泛應(yīng)用,在之前的文章中,我們?cè)?jīng)就DSP在EMIF接口中的應(yīng)用進(jìn)行過簡(jiǎn)要分析和探討。今天我們將會(huì)接著上一次的討論結(jié)果,來(lái)看一下DSP技術(shù)在EMIF接口中的系統(tǒng)BOOT是如何實(shí)現(xiàn)的,下面就讓我們一起來(lái)看看吧?! ≡谶@里我們依舊以TMS320C6722型DSP芯片為例子,來(lái)進(jìn)行討論。這種的TMS320C6722型DSP內(nèi)部沒有可寫的ROM,DSP的程序必須存放在外部器件中。當(dāng)TMS320C6722型DSP芯片上電后,必須首先從外部芯片下載程序。本款DSP可以通過SP
- 關(guān)鍵字: DSP BOOT
基于DSP的某彈載計(jì)算機(jī)單元的設(shè)計(jì)

- 摘要:隨著精確制導(dǎo)武器的發(fā)展,為了滿足某型彈載計(jì)算機(jī)的性能和使用要求,文章提出了一種采用基于DSP內(nèi)核的SOC芯片實(shí)現(xiàn)某型彈載計(jì)算機(jī)單元的解決方案。設(shè)計(jì)方案采用處理器HKS6713,對(duì)數(shù)字電路接口實(shí)現(xiàn)了光電隔離,采用了模擬/數(shù)字電路一體化設(shè)計(jì),并具有GJB289A通信接口。文章對(duì)計(jì)算機(jī)單元的硬件設(shè)計(jì)與實(shí)現(xiàn)方法進(jìn)行了較為詳盡的描述。該計(jì)算機(jī)單元滿足了某型武器制導(dǎo)控制的使用需求?! £P(guān)鍵詞:DSP;SOC;GJB289A總線;光電隔離;AD/DA轉(zhuǎn)換 引言 隨著精確制導(dǎo)武器的發(fā)展,作為控制核心的計(jì)算機(jī)
- 關(guān)鍵字: DSP SOC
基于DSP技術(shù)的通用型數(shù)字變頻器系統(tǒng)設(shè)計(jì)

- DSP技術(shù)目前已經(jīng)被廣泛的應(yīng)用在了控制芯片的研發(fā)設(shè)計(jì)中,這也為數(shù)字技術(shù)的應(yīng)用提供了更多的便利。今天我們將會(huì)為大家分享一種基于DSP芯片的通用型數(shù)字變頻器系統(tǒng)的設(shè)計(jì)方案,該種方案具有設(shè)計(jì)簡(jiǎn)便、穩(wěn)定性好、反應(yīng)靈敏等優(yōu)勢(shì),希望能夠?qū)Ω魑还こ處煹难邪l(fā)工作提供一定的借鑒和幫助?! ≡诒痉桨钢校覀兯O(shè)計(jì)的這種能夠多方面通用的數(shù)字控制變頻器,其電路系統(tǒng)主要由主電路和控制電路組成。主電路采用典型的電壓型交-直-交通用變頻器結(jié)構(gòu)。控制電路主要包括DSP數(shù)字控制器,由DSP、驅(qū)動(dòng)電路、檢測(cè)電路、保護(hù)電路以及輔助電源電路
- 關(guān)鍵字: DSP 變頻器
基于DSP的中文語(yǔ)音合成系統(tǒng)設(shè)計(jì)

- 引言 本文介紹的就是一種基于DSP的中文語(yǔ)音合成系統(tǒng)的實(shí)現(xiàn)方法。隨著語(yǔ)音信號(hào)處理技術(shù)的不斷發(fā)展與成熟,語(yǔ)音合成正逐步成為信息技術(shù)中人機(jī)接口的關(guān)鍵技術(shù)。DSP芯片,即數(shù)字信號(hào)處理器,是專門為快速實(shí)現(xiàn)各種信號(hào)處理算法而設(shè)計(jì)的、具有特殊結(jié)構(gòu)的微處理器,其處理速度比最快的CPU還快10~50 倍?! ? 系統(tǒng)總體方案 語(yǔ)音合成的最大特點(diǎn)就是要從有限的存儲(chǔ)單元中合成出無(wú)限字匯的連續(xù)語(yǔ)句來(lái)[1]。為了做到這一點(diǎn),本系統(tǒng)設(shè)計(jì)了由(1)前端預(yù)處理模塊將輸入文本文件轉(zhuǎn)換成系統(tǒng)可以處理的標(biāo)準(zhǔn)格式;
- 關(guān)鍵字: DSP 信號(hào)處理
FPGA設(shè)計(jì)異步復(fù)位同步釋放有講究
- 異步復(fù)位同步釋放 首先要說一下同步復(fù)位與異步復(fù)位的區(qū)別?! ⊥綇?fù)位是指復(fù)位信號(hào)在時(shí)鐘的上升沿或者下降沿才能起作用,而異步復(fù)位則是即時(shí)生效,與時(shí)鐘無(wú)關(guān)。異步復(fù)位的好處是速度快?! ≡賮?lái)談一下為什么FPGA設(shè)計(jì)中要用異步復(fù)位同步釋放?! ?fù)位信號(hào)的釋放是有講究的: 我們知道,DFF的D端和clk端之間時(shí)序關(guān)系是有約束的,這種約束我們通過setup?time和hold?time來(lái)?check。即D端的data跳變的時(shí)刻要與clk端的時(shí)鐘上升沿(或者下降沿)跳變要錯(cuò)開,如果
- 關(guān)鍵字: FPGA 異步復(fù)位
內(nèi)嵌Xilinx FPGA,由VisualApllet編程實(shí)現(xiàn)顛覆性嵌入式機(jī)器視覺系統(tǒng)

- 背景: 早在2014年,All?Programmable技術(shù)和器件的全球領(lǐng)先的Xilinx公司聯(lián)手生態(tài)合作伙伴德國(guó)Silicon?Software公司推出了Silicon?Software公司的VisualApplet軟件平臺(tái)。這套軟件平臺(tái)針對(duì)Xilinx?Zynq-7000?All?Programmable?SoC實(shí)現(xiàn)了一個(gè)圖像化FPGA設(shè)計(jì)和編程的環(huán)境。之后此平臺(tái)幾乎顛覆了傳統(tǒng)的嵌入式機(jī)器視覺系統(tǒng),為那些從事和尋找先進(jìn)的、高性
- 關(guān)鍵字: Xilinx FPGA
FPGA 發(fā)展之路: 將功耗和價(jià)格降低一萬(wàn)倍

- 作者:Steve?Trimberger,賽靈思公司,美國(guó)電子電氣工程師協(xié)會(huì)?(IEEE)?研究員、美國(guó)計(jì)算機(jī)協(xié)會(huì)?(ACM)?院士、美國(guó)國(guó)家工程院院士 FPGA?器件自問世以來(lái),已經(jīng)經(jīng)過了幾個(gè)不同的發(fā)展階段。驅(qū)動(dòng)每個(gè)階段發(fā)展的因素都是工藝技術(shù)和應(yīng)用需求。正是這些驅(qū)動(dòng)因素,導(dǎo)致器件的特性和工具發(fā)生了明顯的變化。FPGA?經(jīng)歷了如下幾個(gè)時(shí)代: ●?發(fā)明時(shí)代; ●?擴(kuò)展時(shí)代; ●?積累時(shí)代; ●&n
- 關(guān)鍵字: FPGA 功耗
經(jīng)驗(yàn)總結(jié):電路設(shè)計(jì)的誤區(qū)
- 現(xiàn)象一:這板子的PCB設(shè)計(jì)要求不高,就用細(xì)一點(diǎn)的線,自動(dòng)布吧 點(diǎn)評(píng):自動(dòng)布線必然要占用更大的PCB面積,同時(shí)產(chǎn)生比手動(dòng)布線多好多倍的過孔,在批量很大的產(chǎn)品中,PCB廠家降價(jià)所考慮的因素除了商務(wù)因素外,就是線寬和過孔數(shù)量,它們分別影響到PCB的成品率和鉆頭的消耗數(shù)量,節(jié)約了供應(yīng)商的成本,也就給降價(jià)找到了理由。 現(xiàn)象二:這些總線信號(hào)都用電阻拉一下,感覺放心些?! ↑c(diǎn)評(píng):信號(hào)需要上下拉的原因很多,但也不是個(gè)個(gè)都要拉。上下拉電阻拉一個(gè)單純的輸入信號(hào),電流也就幾十微安以下,但拉一個(gè)被驅(qū)動(dòng)了的信號(hào),其電流將達(dá)
- 關(guān)鍵字: FPGA PCB
用于RF收發(fā)器的簡(jiǎn)單基帶處理器

- 本文詳細(xì)地描述了RF基帶處理器的一般設(shè)計(jì)原則,并使用ADI公司的AD9361 FPGA參考設(shè)計(jì)討論了BBP的實(shí)際硬件實(shí)施。本文中提出的相關(guān)基帶處理器允許對(duì)數(shù)據(jù)進(jìn)行處理,以使其在兩個(gè)RF系統(tǒng)之間進(jìn)行無(wú)線傳輸。
- 關(guān)鍵字: RF基帶 BBP AD9361 FPGA 201701
便攜式伺服機(jī)構(gòu)靜態(tài)測(cè)試儀的系統(tǒng)設(shè)計(jì)

- 本文基于某火箭配套各級(jí)伺服機(jī)構(gòu)產(chǎn)品油面電壓及充氣壓力的靜態(tài)測(cè)試,設(shè)計(jì)了一套便攜式伺服機(jī)構(gòu)靜態(tài)檢測(cè)儀。系統(tǒng)硬件采用模塊化設(shè)計(jì),分為數(shù)據(jù)采集模塊、數(shù)據(jù)顯示存儲(chǔ)模塊和供電模塊,采用FPGA+A/D芯片的方案對(duì)高速數(shù)據(jù)采集處理和控制,基于AM3359的嵌入式單板機(jī)開發(fā)平臺(tái)對(duì)數(shù)據(jù)進(jìn)行存儲(chǔ)和實(shí)時(shí)顯示,供電使用鉛酸電池;系統(tǒng)軟件采用基于Labview2011虛擬儀器技術(shù),軟件按功能分為數(shù)據(jù)采集模塊、數(shù)據(jù)處理模塊、數(shù)據(jù)存儲(chǔ)模塊和錯(cuò)誤處理模塊。系統(tǒng)具有測(cè)量精度高,實(shí)時(shí)性好,操作簡(jiǎn)單和便攜等優(yōu)點(diǎn),滿足伺服機(jī)構(gòu)的生產(chǎn)、試驗(yàn)、外
- 關(guān)鍵字: FPGA 便攜式 模塊化 201701
高云半導(dǎo)體發(fā)布FPGA軟件在線Debug工具—在線邏輯分析儀GAO

- 廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)近日宣布:高云半導(dǎo)體擁有完全自主知識(shí)產(chǎn)權(quán)的FPGA設(shè)計(jì)軟件—云源?軟件設(shè)計(jì)系統(tǒng)發(fā)布在線Debug工具—在線邏輯分析儀Gowin?Analysis?Oscilloscope(簡(jiǎn)稱:GAO)。? 作為云源?軟件設(shè)計(jì)系統(tǒng)集成的實(shí)時(shí)在線Debug工具,GAO可為用戶實(shí)時(shí)監(jiān)測(cè)硬件電路的邏輯電平(高電平或低電平)并加以存儲(chǔ),同時(shí)以時(shí)序波形圖直觀顯示,便于用戶快速檢測(cè)、分析電路設(shè)計(jì)中的錯(cuò)誤?! 癎AO是高云半導(dǎo)體為方便用戶設(shè)計(jì)
- 關(guān)鍵字: 高云 FPGA
2016年度電子產(chǎn)品世界編輯推薦獎(jiǎng)獲獎(jiǎng)名單
- 2016年度電子產(chǎn)品世界編輯推薦獎(jiǎng),經(jīng)過5個(gè)月的征集、評(píng)選和投票環(huán)節(jié),最終獲獎(jiǎng)名單揭曉,恭喜27家廠商的26個(gè)產(chǎn)品獲得2016年度電子產(chǎn)品世界編輯推薦獎(jiǎng)。感謝74家廠商和2000多名受邀網(wǎng)友對(duì)本次活動(dòng)的大力支持!獎(jiǎng)項(xiàng)獲獎(jiǎng)產(chǎn)品獲獎(jiǎng)公司備注最佳本土芯片32?位HR8P506上海東軟載波微電子?最佳MCUSTM32L011意法半導(dǎo)體?最佳FPGACrossLink?可編程橋接芯片萊迪思半導(dǎo)體?最佳模擬芯片低噪聲心率及ECG模擬前端AD8233亞德諾半導(dǎo)體?最佳電源管理芯片用于USB&nb
- 關(guān)鍵字: 芯片 FPGA
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
